您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. eda的实验仿真报告

  2. eda 实验仿真 cpu的仿真设计 存储器仿真
  3. 所属分类:嵌入式

    • 发布日期:2009-06-30
    • 文件大小:260kb
    • 提供者:wanxiaohua1117
  1. 《挑战SOC-基于NIOS的SOPC设计于实践》.PDF

  2. SOC 的设计以IP 核为基础,以分层次的硬件描述语言为系统功能和结构的主要描述手段,借助于以计算机为平台的EDA 工具进行。 SOPC (System on a programmable chip):可编程芯片系统)是Altera 公司提出来的一种灵活、高效的SOC 解决方案。它将处理器、存储器、I/O 口、LVDS、CDR 等系统设计需要的部件,集成到一个PLD 器件上,构建成一个可编程的片上系统。它是可编程系统,具有灵活的设计方式,可裁减、可扩充、可升级,并具备软硬件在系统可编程的功能。
  3. 所属分类:iOS

    • 发布日期:2010-05-31
    • 文件大小:3mb
    • 提供者:Hacker3269
  1. cpu设计的eda仿真图

  2. 可以写数据,读数据,进行普通的加减乘除运算。。
  3. 所属分类:嵌入式

    • 发布日期:2010-12-16
    • 文件大小:581kb
    • 提供者:a87462272
  1. 关于EDA的CPU设计

  2. 在这里我么你可以学到CPU的设计和方法,第EDA技术偶更深刻的了解和学习,希望对大家有座帮助。
  3. 所属分类:.Net

    • 发布日期:2011-05-06
    • 文件大小:166kb
    • 提供者:huzhenyanq
  1. 电子密码锁课程设计ewb

  2. 电子电路设计常用的方法是试验设计法,一般都包括设计方案提出、方案验证、方案修改3个阶段。 传统的试验设计法通常采用手工搭接实验电路来完成,往往需要经过试验和修改的反复过程,直到设计出正确的电路。随着电子和计算机技术的发展,产生了在计算机平台上的EDA(电子设计自动化)技术,这种技术除了具有强大的设计功能外,还具有测试、仿真分析、管理等功能。在"EAD桌面设计环境"下用计算机来完成电路的系统综合设计和仿真。目前常用的EDA技术软件有Muhisim、.Ptotel、Pspice、Orcad等,其中
  3. 所属分类:专业指导

    • 发布日期:2011-05-21
    • 文件大小:45kb
    • 提供者:niehaiquan
  1. EDA/SOPC 技术实验讲义

  2. 第一章 EDA_VHDL 实验/设计与电子设计竞赛 4 1-1、 应用QuartusII 完成基本组合电路设计 5 1-2. 应用QuartusII 完成基本时序电路的设计 6 1-3. 设计含异步清0 和同步时钟使能的加法计数器 7 1-4. 7 段数码显示译码器设计 8 1-5. 8 位数码扫描显示电路设计 9 1-6. 数控分频器的设计 10 1-7. 32 位并进/并出移位寄存器设计 10 1-8. 在QuartusII 中用原理图输入法设计8 位全加器 11 1-9. 在Quartu
  3. 所属分类:硬件开发

    • 发布日期:2012-04-18
    • 文件大小:3mb
    • 提供者:xiaosong89
  1. cpu设计-设计思路,vhdl源码等

  2. 通过设计一个简化的计算机模型,培养利用有限状态机的概念设计复杂电路的思维,在设计过程中体会VHDL的RTL风格描述以及EDA工具Quartus的使用方法。同时了解CPU的控制原理与控制过程 通过动脑和动手解决数字逻辑设计中的实际问题,明确,巩固和灵活应用所学的理论知识,提高设计能力和实践操作技能。
  3. 所属分类:专业指导

    • 发布日期:2012-06-09
    • 文件大小:410kb
    • 提供者:aveisay
  1. 软件设计规范

  2. 范围:CPU上可以识别的代码和数据。全部的代码总和。 要求:从定义开始的设计。完整性,彻底地定义从无开始的整个设计。这是因为软件之软,也是因为硬件平台的多样性和特殊性。 完整把握,从头设计是第一原则。因为软件世界自己并不能统一,还有继续分化的趋势。没有根本一致的基础可能是软件的本性。退回到一无所有是处理软件问题的根本。 在这样的视野下,操作系统只是一个部分,一个模块,不同的操作系统任你选择;语言的选择是运行环境的选择(每种语言有每种语言的运行时布局);所谓框架只是“类库+运行环境”的一种构造。
  3. 所属分类:Java

    • 发布日期:2015-03-11
    • 文件大小:57kb
    • 提供者:l240473169
  1. 简易计算机系统(CPU)综合设计设计报告及工程文件(VHDL).zip

  2. 按照给定的数据通路、数据格式和指令系统,使用 EDA 工具设计一台用硬连线逻辑控制的简易计算机。利用QuartusII平台,通过VHDL语言设计完成了一个简易CPU
  3. 所属分类:专业指导

    • 发布日期:2020-07-21
    • 文件大小:5mb
    • 提供者:hyl1181
  1. 基于NIOS II的频谱分析仪的设计与研制

  2. 本设计完全利用FPGA实现FFT,在FPGA上实现整个系统构建。其中CPU选用Altera公司的Nios II软核处理器进行开发, 硬件平台关键模块使用Altera公司的EDA软件QuartusIIV8.0完成设计。整个系统利用Nios II软核处理器通过Avalon总线进行系统的控制。全文重点阐述了整个系统的设计流程,同时对于方案中的设计思路和重要部分给予说明。
  3. 所属分类:其它

    • 发布日期:2020-08-10
    • 文件大小:159kb
    • 提供者:weixin_38594687
  1. EDA/PLD中的基于EDA技术的定向型计算机硬件设计

  2. 1 引言   随着计算机技术的迅速发展,计算机系统中使用的硬件部件基本上都采用大规模和超大规模集成电路,这些电路的设计、验证和测试必须使用先进的工具软件,使硬件设计逐渐趋于软件化,加快硬件设计和调试的速度[1],计算机硬件作为一个典型的复杂数字系统,其设计方法发生了根本性的变革。EDA(Electronic Design Automation ,电子设计自动化)技术就是一种自动完成将用软件的方式设计的电子系统形成集成电子系统或专用芯片的一门新技术[2].   TDN-CM++实验装置是计算机
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:280kb
    • 提供者:weixin_38741244
  1. EDA/PLD中的状态机“毛刺”的产生及消除方法

  2. 随着EDA技术的高速发展, 以大规模和超大规模器件FPGA/CPLD为载体、以VHDL(硬件描述语言)为工具的电子系统设计越来越广泛。有限状态机(简称状态机)作为数字系统控制单元的重要设计方案之一,无论与基于VHDL语言的其他设计方案相比,还是与可完成相似功能的CPU设计方案相比,在运行速度的高效、执行时间的确定性和高可靠性方面都显现出强大的优势。因此状态机在数字电子系统设计中的地位日益凸显。   1 状态机“毛刺”的产生   状态机通常包含主控时序进程、主控组合进程和辅助进程三个部分。其中
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:143kb
    • 提供者:weixin_38688145
  1. EDA/PLD中的基于FPGA的多通道串行A/D转换器的控制器设计

  2. 随着现代电子技术的应用和发展,越来越多的电子应用由模拟系统向数字系统转变,而A/D转换器为模拟系统和数字系统的界面,承担着模拟信号转变为数字信号的任务,在一些多路信号采集系统和实时数字信号处理系统中,A/D转换的多路扩展、高精度、低成本、实时性显得越来越重要。在一般信号采集系统中,由单片机或微控制器对高精度A/D转换器进行控制,通常采用软件模拟A/D转换器时序的方法。因此增加了CPU的负担,降低了CPU的工作效率,在多片A/D转换器多通道扩展应用中,降低了信号采集的实时性。   现场可编程门阵
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:241kb
    • 提供者:weixin_38663415
  1. EDA/PLD中的基于FPGA电火花加工脉冲电源的设计

  2. 0引 言   数控电火花(electrical discharge machining,EDM)机床是一种实现工件精密加工的特种加工工具。早期的电火花成型加工机床的脉冲电源电路是用分立元件组成,或者是用单片机来实现。分立元件电路设计复杂,电路调试困难,基于单片机或者是32位的嵌入式CPU的脉冲电源性能有了很大的提高,也具有了很高的智能性,但对于不同的处理器,其移植性不太好,而且如果硬件电路一旦完成就不能进行更改与升级。而采用现场可编程门阵列FPGA在很好的继承单片机或者是嵌入式CPU设计的电源
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:148kb
    • 提供者:weixin_38626984
  1. EDA/PLD中的基于FPGA 的UART 扩展总线设计和应用

  2. 摘要:现在嵌入式系统的功能越来越集合化,需要控制大量外设。外设模块普遍采用UART作为通信接口,但是通常处理器都会自带一个UART串口。实际应用中一个串口往往不够用,需要对系统进行扩展。本文所介绍的就是以FPGA为实现方式的UART扩展总线设备的逻辑设计以及相关的驱动程序的设计。   1 引言   在嵌入式领域,由于UART 具有操作简单、工作可靠、抗干扰强、传输距离远(组成 485 网络可以传输1,200 米以上),设计人员普遍认为UART 是从CPU 或微控制器向系统的 其他部分传输数据
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:170kb
    • 提供者:weixin_38724349
  1. EDA/PLD中的基于Verilog HDL的UART模块设计与仿真

  2. 摘要:通用异步收发器UART常用于微机和外设之间的数据交换,针对UART的特点,提出了一种基于Ver4log HDL的UART设计方法。采用自顶向下的设计路线,结合状态机的描述形式,使用硬件描述语言设计UART的顶层模块及各个子模块,从而使整个设计更加紧凑、可靠。同时采用参数化的设计方法,增强系统的可移植性。仿真结果表明,该系统可支持标准异步串行传输RS-232协议,可集成到FPGA芯片中使用。   随着微机应用和计算机网络的发展,计算机与外界之间的信息交换变得越来越重要,为了保证串行通信的正
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:236kb
    • 提供者:weixin_38721119
  1. EDA/PLD中的JavaCard CPU的设计与FPGA实现

  2. 1 JavaCard简介   智能卡是指集成了CPU、ROM、RAM、COS(芯片操作系统)和EEPROM,能储存信息和图像,具备读/写能力,信息能被加密保护的便携卡。智能卡的最基本标准是 ISO/IEC7816。智能卡在银行、电信等行业得到广泛应用,但在发展过程中也遇到很多问题,主要有:各厂商指令集不统一;编程接口APIs太复杂;开发环境不通用,新卡开发都要熟悉开发环境;系统不兼容,专卡专用。由于开发门槛过高,影响了智能卡的发展。市场对智能卡的发展提出了新的要求,Sun公司提出了Java
  3. 所属分类:其它

    • 发布日期:2020-11-18
    • 文件大小:159kb
    • 提供者:weixin_38678510
  1. EDA/PLD中的Coo1Runner-Ⅱ器件实现功能描述IDE控制器

  2. 本IDE控制器用Verilog语言描述,在XC2C256-7CPG132 CPLD中实现,适合手持产品的应用。DE控制器是一个异步并行数据传输接口,本设计中选用Intel的PXA270 CPU。但是设计更改后,可以适合其他CPU的应用。如图所示为系统级框图。   如图 IDE控制器系统级框图    来源:ks99
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:112kb
    • 提供者:weixin_38557980
  1. EDA/PLD中的基于FPGA的八位RISC CPU的设计

  2. 1  引 言   随着数字通信和工业控制领域的高速发展,要求专用集成电路(ASIC)的功能越来越强,功耗越来越低,生产周期越来越短,这些都对芯片设计提出了巨大的挑战,传统的芯片设计方法已经不能适应复杂的应用需求了。SoC(System on a Chip)以其高集成度,低功耗等优点越来越受欢迎。开发人员不必从单个逻辑门开始去设计ASIC,而是应用己有IC芯片的功能模块,称为核(core),或知识产权(IP)宏单元进行快速设计,效率大为提高。CPU 的IP核是SoC技术的核心,开发出具有自主知
  3. 所属分类:其它

    • 发布日期:2020-12-07
    • 文件大小:181kb
    • 提供者:weixin_38651286
  1. EDA/PLD中的FPGA的八位RISC CPU的设计

  2. 1  引 言   随着数字通信和工业控制领域的高速发展,要求专用集成电路(ASIC)的功能越来越强,功耗越来越低,生产周期越来越短,这些都对芯片设计提出了巨大的挑战,传统的芯片设计方法已经不能适应复杂的应用需求了。SoC(System on a Chip)以其高集成度,低功耗等优点越来越受欢迎。开发人员不必从单个逻辑门开始去设计ASIC,而是应用己有IC芯片的功能模块,称为核(core),或知识产权(IP)宏单元进行快速设计,效率大为提高。CPU 的IP核是SoC技术的核心,开发出具有自主知
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:180kb
    • 提供者:weixin_38724363
« 12 3 4 »