您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Cortex-M3的异常处理机制研究

  2. 详细阐述CortexM3异常的分类、优先级、进入和退出,以及在CortexM3异常处理机制中使用的新技术——迟到(latearriving)和尾链(tailchaining);最后,比较CortexM3和ARM7异常控制机制的区别,并量化分析迟到和尾链技术在异常处理中的优越性。
  3. 所属分类:其它

    • 发布日期:2020-07-25
    • 文件大小:83968
    • 提供者:weixin_38723236
  1. Cortex-M3内核的异常处理机制及其新技术研究

  2. CortexM3是ARM公司第一款基于ARMv7M的微控制器内核,在指令执行、异常控制、时钟管理、跟踪调试和存储保护等方面相对于ARM7有很大的区别。
  3. 所属分类:其它

    • 发布日期:2020-08-14
    • 文件大小:105472
    • 提供者:weixin_38742954
  1. 基于Cortex M3的嵌入式POS系统设计

  2. 本文介绍了以STM32F107 单片机为核心的POS 机、数据采集和数据输出的小规模销售系统。目前的嵌入式收款机系统在硬件和软件方面在成本上没有有效的控制,在功能上没有很充分地开发。而此款POS 系统平台则拥有成本低廉、操作方便、易于自检维修等方面的优势。
  3. 所属分类:其它

    • 发布日期:2020-08-29
    • 文件大小:291840
    • 提供者:weixin_38626473
  1. 软核cortexM1/M3 的FPGA实现介绍

  2. 软核cortexM1, cortexM3 的FPGA实现介绍文档, 详细过程, 图文并茂。 新手入门不二首选。
  3. 所属分类:硬件开发

    • 发布日期:2020-10-03
    • 文件大小:1048576
    • 提供者:cxicc
  1. 嵌入式系统/ARM技术中的Cortex-M3的异常处理机制研究

  2. 摘要 详细阐述CortexM3异常的分类、优先级、进入和退出,以及在CortexM3异常处理机制中使用的新技术--迟到(latearriving)和尾链(tailchaining);最后,比较CortexM3和ARM7异常控制机制的区别,并量化分析迟到和尾链技术在异常处理中的优越性。   引言   CortexM3是ARM公司第一款基于ARMv7M的微控制器内核,在指令执行、异常控制、时钟管理、跟踪调试和存储保护等方面相对于 ARM7有很大的区别。尤其在异常处理机制方面有很大的改进,其异
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:257024
    • 提供者:weixin_38693967
  1. 单片机与DSP中的基于东芝Cortex M3处理器的变频冰箱参考方案

  2. 以传统开关控制的电机驱动方式消耗了全球近40%的电力,针对电机驱动效率的改善要求在现今全球化的节能浪潮下也越来越受到众多关注,国家新公布的"节能产品惠民工程"再一次将空调、洗衣机、家用电冰箱列为补贴对象。基于变频方式的电机驱动控制尽管可有效的提高能效比,但复杂的设计却是开发人员必须面对的一个不小挑战,而且为了辅助复杂的运算,此类方案多会使用一些昂贵的处理器,如数字信号控制器。东芝半导体最新基于ARM Cortex-M3 内核集成矢量控制引擎(Vector Engine)模块的TMPM374 微控
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:461824
    • 提供者:weixin_38751512
  1. 嵌入式系统/ARM技术中的Cortex-M3内核的异常处理机制及其新技术研究

  2. CortexM3是ARM公司第一款基于ARMv7M的微控制器内核,在指令执行、异常控制、时钟管理、跟踪调试和存储保护等方面相对于ARM7有很大的区别。尤其在异常处理机制方面有很大的改进,其异常响应只需要12个时钟周期。NVIC(Nested Vectored Interrupt Controller,嵌套向量中断控制器)是CortexM3处理器的一个紧耦合部件,可以配置1~240个带有256个优先级、8级抢占优先权的物理中断,为处理器提供出色的异常处理能力[1].同时,抢占(preemptio
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:246784
    • 提供者:weixin_38551376
  1. 消费电子中的基于Cortex M3的嵌入式POS系统设计

  2. 针对目前嵌入式收款机系统在功能和性价比方面存在不足的问题,介绍了一种基于Cortex M3芯片的嵌入式收款机系统。该系统功能全面、性能良好、界面完善、具有故障分析和机器自检功能。运行结果表明,该系统实现了预期目标。   本文介绍了以STM32F107 单片机为核心的POS 机、数据采集和数据输出的小规模销售系统。目前的嵌入式收款机系统在硬件和软件方面在成本上没有有效的控制,在功能上没有很充分地开发。而此款POS 系统平台则拥有成本低廉、操作方便、易于自检维修等方面的优势。   POS 机的基
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:324608
    • 提供者:weixin_38606811
  1. 嵌入式系统/ARM技术中的μC/OS-II在Cortex-M3系列单片机上的移植

  2. 描述嵌入式操作系统μC/OSII在LM3S系列单片机上实现移植的过程。介绍操作系统的移植原理和方法,以LM3S8962单片机为例给出部分移植函数的代码,并通过一个实例的应用验证移植的正确性。   引言   μC/OSII是一种简单高效、源代码公开的实时嵌入式操作系统,具有良好的扩展性和可移植性,被广泛应用到各种嵌入式处理器上;对于提高产品的质量,减少开发周期和降低成本有着重要的意义。本文以μC/OSII为移植对象,以ARM   CortexM3内核微处理器为移植目标来讨论其移植过程及应用。
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:153600
    • 提供者:weixin_38674569
  1. Whack-a-mole:通过Keil uVision使用Cortex m3汇编语言在VLdiscovery板上编程的打地鼠游戏-源码

  2. hack鼠 通过Keil uVision使用Cortex m3汇编语言在VLdiscovery板上编程的打地鼠游戏 游戏是什么? 这款Whack-a-mole游戏由4个带4个按钮的LED组成。 用户必须按下任何按钮以响应链接的LED亮起。 游戏开始后,随机的LED将开始以随机方式闪烁,并且玩家必须通过按下该按钮才能关闭LED,LED代表黑痣,而按钮代表锤击黑痣。 玩家按下按钮的速度越快,通过提供更少的React时间来获得难度级别就越困难。 玩家获得一定数量的机会,如果他/她未能及时按下按钮或按
  3. 所属分类:其它

    • 发布日期:2021-03-07
    • 文件大小:1048576
    • 提供者:weixin_42101164
  1. Cortex M3时钟树.pdf

  2. 根据手册自画的时钟框架图
  3. 所属分类:嵌入式

    • 发布日期:2021-01-21
    • 文件大小:121856
    • 提供者:u010442083
  1. 基于STM32单片机的数据记录装置设计

  2. 摘要:提出一种基于STM32单片机的数据记录装置。该设计使用基于ARM-CortexM3内核的STM32单片机作为控制系统的,以SD卡作为存储介质,用于存储电动汽车能量管理系统所采集的汽车电池相关数据,同时设计了CAN通信接口,保证了应用的广泛性。   引言   本文针对电动汽车研究的实际需求,设计一款数据记录装置,该数据记录装置是搭建在电池能量管理系统基础上的,通过与能量管理系统通信,记录电动汽车实际运行时电池的外部状态(如:电池电压、电流、温度等),一方面为了研究电池的工作特性,另一方面
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:330752
    • 提供者:weixin_38596485
  1. Cortex-M3的异常处理机制研究

  2. 摘要 详细阐述CortexM3异常的分类、优先级、进入和退出,以及在CortexM3异常处理机制中使用的新技术--迟到(latearriving)和尾链(tailchaining);,比较CortexM3和ARM7异常控制机制的区别,并量化分析迟到和尾链技术在异常处理中的优越性。   引言   CortexM3是ARM公司款基于ARMv7M的微控制器内核,在指令执行、异常控制、时钟管理、跟踪调试和存储保护等方面相对于 ARM7有很大的区别。尤其在异常处理机制方面有很大的改进,其异常响应只
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:209920
    • 提供者:weixin_38709511
  1. Cortex-M3内核的异常处理机制及其新技术研究

  2. CortexM3是ARM公司款基于ARMv7M的微控制器内核,在指令执行、异常控制、时钟管理、跟踪调试和存储保护等方面相对于ARM7有很大的区别。尤其在异常处理机制方面有很大的改进,其异常响应只需要12个时钟周期。NVIC(Nested Vectored Interrupt Controller,嵌套向量中断控制器)是CortexM3处理器的一个紧耦合部件,可以配置1~240个带有256个优先级、8级抢占优先权的物理中断,为处理器提供出色的异常处理能力[1].同时,抢占(preemption)
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:217088
    • 提供者:weixin_38516491
« 1 2 3 4 5 6 7»