您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. DDR内存的继任者DDR2内存_未来内存市场的新主宰

  2. DDR内存的继任者DDR2内存_未来内存市场的新主宰
  3. 所属分类:专业指导

    • 发布日期:2010-06-28
    • 文件大小:4mb
    • 提供者:yk00110011
  1. DDR内存接口的设计与实现

  2. DDR内存接口的设计与实现DDR内存接口的设计与实现DDR内存接口的设计与实现
  3. 所属分类:专业指导

    • 发布日期:2010-10-21
    • 文件大小:185kb
    • 提供者:zhenwenxian
  1. 三星详细的DDR内存应用资料ddr2_device_operation_timing_diagram_may_07

  2. 三星详细的DDR内存应用资料ddr2_device_operation_timing_diagram_may_07
  3. 所属分类:专业指导

    • 发布日期:2010-10-21
    • 文件大小:1017kb
    • 提供者:zhenwenxian
  1. DDR内存芯片脚位定义

  2. DDR内存芯片脚位定义
  3. 所属分类:嵌入式

    • 发布日期:2010-11-01
    • 文件大小:892kb
    • 提供者:jinshaoguang
  1. DDR内存型号

  2. DDR内存型号
  3. 所属分类:C++

    • 发布日期:2010-11-01
    • 文件大小:74kb
    • 提供者:jinshaoguang
  1. 最详细的DDR内存时序讲解

  2. 最详细的DDR内存时序讲解最详细的DDR内存时序讲解
  3. 所属分类:Android

    • 发布日期:2011-09-28
    • 文件大小:138kb
    • 提供者:zhenwenxian
  1. DDR内存时序设置详解

  2. DDR内存时序设置详解 DDR内存时序设置详解
  3. 所属分类:Android

    • 发布日期:2011-09-28
    • 文件大小:383kb
    • 提供者:zhenwenxian
  1. DDR内存讲解

  2. DDR内存讲解 计算方法 layout要点
  3. 所属分类:硬件开发

    • 发布日期:2012-02-15
    • 文件大小:2mb
    • 提供者:fdsffj
  1. DDR内存布线指导_Micron.pdf

  2. Micro DDR 内存布线指导 观点 在现代高速数字电路的设计过程中,工程师总是不可避免的会与DDR 或者DDR2,SDRAM 打交道。DDR的工作频率很高,因此,DDR 的Layout 也就成为了一个十分关键的问题,很多时候,DDR 的布线直接影响着信号完整性。下面本文针对DDR 的Layout 问题进行讨论
  3. 所属分类:硬件开发

    • 发布日期:2012-02-20
    • 文件大小:414kb
    • 提供者:hmanhcc
  1. DDR内存常用品牌颗粒识别

  2. DDR内存常用品牌颗粒识别,如何识别DDR运用
  3. 所属分类:硬件开发

    • 发布日期:2012-03-17
    • 文件大小:149kb
    • 提供者:mltlph
  1. DDR内存布线指导

  2. 在现代高速数字电路的设计过程中,工程师总是不可避免的会与DDR或者DDR2,SDRAM打交道。DDR的工作频率很高,因此,DDR的布线(或者Layout)也就成为了一个十分关键的问题,很多时候,DDR的布线直接影响着信号完整性。
  3. 所属分类:硬件开发

    • 发布日期:2012-03-30
    • 文件大小:401kb
    • 提供者:realsendoh
  1. DDR内存布线指导_Micron观点

  2. DDR内存布线指导_Micron观点,很好的技术文档
  3. 所属分类:其它

    • 发布日期:2013-03-27
    • 文件大小:414kb
    • 提供者:bjfdbx
  1. DDR内存布线指导

  2. DDR内存布线指导,DDR的布线直接影响着信号完整性。
  3. 所属分类:嵌入式

    • 发布日期:2014-05-12
    • 文件大小:414kb
    • 提供者:xiaomujie0
  1. 南亚(elixir)DDR内存芯片的命名规则.jpg

  2. (转载的)南亚(elixir)DDR内存芯片的命名规则 DDR、DDR2、DDR3、DDr4代缓存颗粒命名可能有区别,向大佬求教 -图片转载网络,仅供参考,如有异议请联系。
  3. 所属分类:电信

    • 发布日期:2020-05-02
    • 文件大小:70kb
    • 提供者:dabingxixi
  1. 电源设计小贴士 41:DDR内存电源.pdf

  2. CMOS 逻辑系统的功耗主要与时钟频率、系统内各栅极的输入电容以及电源电压有关。器 件形体尺寸减小后,电源电压也随之降低,从而在栅极层大大降低功耗。这种低电压器件 拥有更低的功耗和更高的运行速度,允许系统时钟频率升高至千兆赫兹级别。在这些高时 钟频率下,阻抗控制、正确的总线终止和最小交叉耦合,带来高保真度的时钟信号。传统 上,逻辑系统仅对一个时钟沿的数据计时,而双倍数据速率 (DDR) 内存同时对时钟的前沿 和下降沿计时。它使数据通过速度翻了一倍,且系统功耗增加极少。
  3. 所属分类:硬件开发

    • 发布日期:2020-04-08
    • 文件大小:114kb
    • 提供者:earvin_rain
  1. 合众达DM6446试验箱学习实验源代码(DDR内存实验).rar

  2. 合众达DM6446试验箱学习实验源代码(DDR内存实验).rar
  3. 所属分类:专业指导

    • 发布日期:2019-09-08
    • 文件大小:74kb
    • 提供者:drjiachen
  1. DDR内存 PCB原图

  2. 大厂12层DDR内存PCB原图(SPB16)
  3. 所属分类:硬件开发

    • 发布日期:2011-10-21
    • 文件大小:3mb
    • 提供者:hefeng636250
  1. DDR内存供电电路设计

  2. 本文给大家分享了一个DDR内存供电电路。
  3. 所属分类:其它

    • 发布日期:2020-07-27
    • 文件大小:24kb
    • 提供者:weixin_38631329
  1. 电源技术中的DDR内存电源

  2. CMOS 逻辑系统的功耗主要与时钟频率、系统内各栅极的输入电容以及电源电压有关。器件形体尺寸减小后,电源电压也随之降低,从而在栅极层大大降低功耗。这种低电压器件拥有更低的功耗和更高的运行速度,允许系统时钟频率升高至千兆赫兹级别。在这些高时钟频率下,阻抗控制、正确的总线终止和最小交叉耦合,带来高保真度的时钟信号。传统上,逻辑系统仅对一个时钟沿的数据计时,而双倍数据速率(DDR) 内存同时对时钟的前沿和下降沿计时。它使数据通过速度翻了一倍,且系统功耗增加极少。   高数据速率要求时钟分配网络设计要
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:106kb
    • 提供者:weixin_38678300
  1. 安森美半导体推出新款DDR内存电源控制器

  2. 安森美半导体(ON Semiconductor)公司宣布拓展其电脑电源产品线,推出新款DDR内存电源控制器——NCP5214。新器件集成了VDDQ和VTT终端电压,有助于提高笔记本电脑系统效率,并延长电池寿命。  NCP5214集成两个电压的输出,为便携式电脑应用简化了主机板设计,并节省宝贵的电路板空间。VDDQ电压由一个高效同步脉冲宽度调制(PWM)控制器供电,驱动二个外部N通道MOSFET。VTT终端电压由另一线性稳压器供电,它被设定用于追踪二分之一的VDDQ电压。VTT稳压器的峰值电流为2
  3. 所属分类:其它

    • 发布日期:2020-11-26
    • 文件大小:40kb
    • 提供者:weixin_38640985
« 12 3 4 5 6 7 8 9 10 ... 21 »