您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 代码优化:有效使用内存英文版(chm版)

  2. 现在网上流行较多的是中文版,pdf的,不过很不清晰, 所以好不容易找了个英文版的,原汁原味. 本书系统深入地介绍了各种代码优化编程技术。全书分为4章。第1章集中介绍如何确定程序中消耗CPU时钟最多的热点代码,即有关所谓程序剖分技术,以及典型剖分工具的实用知识。第2、3章分别全面介绍RAM子系统与高速缓存子系统的代码优化知识。第4章主要介绍机器代码优化技术。各章在讨论基本原理的同时,详细给出了典型的代码实例,并对优化性能进行了定量的分析。   该书特别适合于作为应用程序员及系统程序员的学习与开发
  3. 所属分类:硬件开发

    • 发布日期:2008-09-21
    • 文件大小:10mb
    • 提供者:likefermat
  1. 嵌入式系统测试和测量入门手册

  2. 嵌入式系统设计一般使用低速串行总线,如 I2 C, SPI, RS-232, FlexRay, CAN, LIN 和 USB。这些串行总线非 常复杂,给验证和调试带来严峻的挑战。工程师需要集 成了串行触发、协议解码和全方位分析功能的工具。此 外,性能领先的嵌入式设计采用速度更高的串行总线, 如以太网、PCI-Express、SATA 或HDMI。工程师需要 测试仪器和软件提供高速串行数据采集、调试、验证和 一致性测试功能。在许多情况下,并行总线在处理系统 与依赖 DDR 等技术的存储设备之间提
  3. 所属分类:硬件开发

    • 发布日期:2013-10-20
    • 文件大小:1mb
    • 提供者:dongge_k
  1. DDR测试技术与工具

  2. DDR是双倍数据速率的SDRAM内存,如今大多数计算机系统、服务器产品的主流存储器技术,并且不断向嵌入式系统应用领域渗透。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:485kb
    • 提供者:weixin_38712899
  1. 单片机与DSP中的飞思卡尔推出全新可程序数字讯号处理器(DSP)系列

  2. 飞思卡尔半导体(Freescale)推出全新的MSC825x可程序数字讯号处理器(DSP)系列,采用该公司的SC3850 StarCore DSP核心,相较其它替代技术可节省一半成本,适合医疗、航天/国防及测试/测量市场。   飞思卡尔的MSC825x系列包含四颗接脚兼容、完全可程序化的单一、双重、四重或六重核心的DSP。内建功能包括多重DDR控制器、两组串行式RapidIO接口、以及PCI Express接口,在使用MSC825x组件设计时更富于弹性。   MSC825x系列与飞思卡尔MS
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:59kb
    • 提供者:weixin_38500944
  1. 减少DDR记忆体验负载的探测技术

  2. DDR内存已成为系统DRAM的主要技术,而DDR系统的验证则是新的数字系统设计最具挑战性且费时的工作之一。逻辑分析仪是协助工程师验证这些系统的重要工具,但在成本与空间的限制下,逻辑分析仪探测技术变成了一个值得深思的问题。理想上,DDR的可测试性应成为最终设计的一部份,以利于在测试台进行系统的验证,因为在整个产品生命周期中的工程设计与委外代工都会增加成本。然而碍于逻辑分析仪探测点的电气负载与空间需求,这种作法直到今天仍不可行。新的免接头式逻辑分析仪探测技术使DDR可测试性得以结合到产品的最初与最终
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:168kb
    • 提供者:weixin_38665822
  1. 飞思卡尔推出全新可程序数字讯号处理器(DSP)系列

  2. 飞思卡尔半导体(Freescale)推出全新的MSC825x可程序数字讯号处理器(DSP)系列,采用该公司的SC3850 StarCore DSP,相较其它替代技术可节省一半成本,适合医疗、航天/国防及测试/测量市场。   飞思卡尔的MSC825x系列包含四颗接脚兼容、完全可程序化的单一、双重、四重或六重的DSP。内建功能包括多重DDR控制器、两组串行式RapidIO接口、以及PCI Express接口,在使用MSC825x组件设计时更富于弹性。   MSC825x系列与飞思卡尔MSC815
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:57kb
    • 提供者:weixin_38639237