您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. DDR PCB 布线参考

  2. DDR 布线设计规则参考,对正在进行高速PCB布线的人应该有用
  3. 所属分类:硬件开发

    • 发布日期:2011-11-24
    • 文件大小:753kb
    • 提供者:zhd416
  1. 高速DDR_Layout规则

  2. 硬件工程师必看的DDR硬件设计指导资料,适合初学者
  3. 所属分类:硬件开发

    • 发布日期:2012-03-15
    • 文件大小:795kb
    • 提供者:jie3080
  1. DDR PCB信号完整性设计

  2. DDR2 DDR3 PCB走线 等长 规则 ,信号完整性
  3. 所属分类:专业指导

    • 发布日期:2012-08-07
    • 文件大小:1002kb
    • 提供者:heyan504538
  1. Cisco路由器手册

  2. 目 录 译者序 前言 第1章 Cisco IOS软件 1 1.1 优点 1 1.2 软件包 3 1.3 所支持的特性 4 1.3.1 协议 4 1.3.2 管理 8 1.3.3 多媒体和QoS 8 1.3.4 安全数据传送 8 1.3.5 对IBM网络环境的支持 9 1.3.6 IP路由协议 9 1.3.7 桥接 10 1.3.8 报文交换 10 1.3.9 NetFlow交换 11 1.3.10 ATM 11 1.3.11 按需拨号路由 12 1.3.12 访问服务器 12 1.3.13 L
  3. 所属分类:网络设备

    • 发布日期:2012-09-27
    • 文件大小:19mb
    • 提供者:wangdeliang
  1. ARM11高速电路设计与仿真

  2. 现代电子设备正向小型化和多功能化方向发展,因而要求其印制电路板具有 高速、高集成度和高可靠性等特性。同时系统工作频率的提升和信号上升沿/下 降沿时间的缩短,使得互连线的传输线效应越来越明显,从而导致信号在传输过 程中产生反射、串扰等问题,甚至产生电源完整性问题和电磁干扰问题。仅仅根 据一些经验规则进行PCB设计很难保证不出现信号完整性问题,更无法保证电 源完整性和电磁兼容性。必须使用专业的仿真工具对PCB进行仿真以得出符合 各方面要求的设计规范。高速PCB设计的难点已从单纯的信号完整性问题,向
  3. 所属分类:硬件开发

    • 发布日期:2013-02-17
    • 文件大小:20mb
    • 提供者:pengwangguo
  1. ddr布局布线约束设置

  2. ddr布局布线约束设置,利用cadence约束设置规则对DDR设计进行约束
  3. 所属分类:硬件开发

    • 发布日期:2013-07-21
    • 文件大小:1mb
    • 提供者:u011467632
  1. 用PADS 绘制的内存条PCB

  2. 用PADS 绘制的内存条PCB,里边包含了设计规则
  3. 所属分类:其它

    • 发布日期:2014-03-31
    • 文件大小:605kb
    • 提供者:kissmile0928
  1. DDR PCB设计资料

  2. 详细描述DDR的设计规则规范 适合初学者的学习与使用
  3. 所属分类:硬件开发

    • 发布日期:2014-11-17
    • 文件大小:1mb
    • 提供者:shilin124
  1. DDR芯片PCB设计规则手册

  2. 详细讲解DDR3的设计规格和实例
  3. 所属分类:硬件开发

    • 发布日期:2015-03-06
    • 文件大小:512kb
    • 提供者:wtoangel
  1. DDR2Layout指导手册

  2. DDR2Layout指导手册 DDR布线通常是一款硬件产品设计中的一个重要的环节,也正是因为其重要性,网络上也有大把的人在探讨DDR布线规则,有很多同行故弄玄虚,把DDR布线说得很难,我在这里要反其道而行之,讲一讲DDR布线最简规则与过程。 如果不是特别说明,每个步骤中的方法同时适用于DDR1,DDR2和DDR3。PCB设计软件以Cadence Allgro 16.3为例。 第一步,确定拓补结构(仅在多片DDR芯片时有用) 首先要确定DDR的拓补结构,一句话,DDR1/2采用星形结构,DDR3
  3. 所属分类:硬件开发

    • 发布日期:2018-04-20
    • 文件大小:2mb
    • 提供者:fanpeng314
  1. DDR设计规则

  2. 该资料为大家介绍DDR的布线规则,拥有较好的信号完整性
  3. 所属分类:硬件开发

    • 发布日期:2018-05-21
    • 文件大小:3mb
    • 提供者:liuhai_cs
  1. DDR的VTT电源应用及其优化

  2. 针对高速DDR总线中的信号完整性问题,本文在分析现有的端接方式后,提出了一种新的VTT端接方式。在分析和设计的过程中,使用了Cadence仿真软件。然后根据仿真结果对相关参数进行了优化。最后,对仿真所得到的数据进行了实际测试验证,并且根据以上结果总结了设计规则。
  3. 所属分类:硬件开发

    • 发布日期:2018-01-24
    • 文件大小:526kb
    • 提供者:xyh627733894
  1. 信庭-高速PCB设计技术规范-解密资料

  2. 信庭-高速PCB设计技术规范-解密资料,2004年版,本文档规则下,实现过Protel 99 SE走蛇形线,并实现266Mhz DDR SDRAM布线
  3. 所属分类:硬件开发

    • 发布日期:2018-01-30
    • 文件大小:1mb
    • 提供者:fqheda
  1. DDR3走线规则(new).pdf

  2. DDR3的设计有着严格等长要求,归结起来分为两类(以64位的DDR3为例): 数据 (DQ,DQS,DQM):组内等长,误差控制在20MIL以内,组间不需要考虑等长;地址、控制、时钟信号:地址、控制信号以时钟作参考,误差控制在100MIL以内,Address、Control与CLK归为一组,因为Address、Control是以CLK的下降沿触发的由DDR控制器输出,DDR颗粒由CLK的上升沿锁存Address、Control总线上的状态,所以需要严格控制CLK与Address/Command、
  3. 所属分类:硬件开发

    • 发布日期:2020-04-14
    • 文件大小:205kb
    • 提供者:qq_25374005
  1. 汇川-IS620系列伺服版本号:V3.1.pdf

  2. 汇川-IS620系列伺服版本号:V3.1pdf,S620强劲推动产业升级 目录 S620产品特点 1. EtherCAT总线技术 2.23bit多圈绝对值编码器技术 快速 精准 方便易用 3.|s620伺服介绍 07-34 3.11s620产品特点 07-14 EtherCAT 2|S620配置表 3.31S620伺服电机与驱动器产品概述 16-26 CONVEN 3.4|S620配线 ----27-31 3.5|S620套件选型 可支持m内同步100个轴■绝对值编码器分辨率达到口配线方便简单
  3. 所属分类:其它

  1. PCB小识——DDR布线规则与过程

  2. DDR布线通常是一款硬件产品设计中的一个重要的环节,也正是因为其重要性,网络上也有大把的人在探讨DDR布线规则,有很多同行故弄玄虚,把DDR布线说得很难,我在这里要反其道而行之,讲一讲DDR布线最简规则与过程。
  3. 所属分类:其它

    • 发布日期:2020-07-20
    • 文件大小:79kb
    • 提供者:weixin_38721652
  1. 汽车音响导航系统中DDR高速信号的PCB设计方法

  2. 伴随半导体工业的飞速发展,越来越多的高速度、高功能、高精密的封装器件被应用到现代汽车音响的系统设计中,特别是频率达到200MHz以上的高速DDR在电子导航系统中的运用,更要求PCB设计者在实现设计目标、SI和电磁干扰(EMI)设计规则上,做到严格的时序匹配以满足波形的信号完整性。本文以DDR200为例,介绍高速DDR在车载音响电子导航系统中的PCB设计方法。
  3. 所属分类:其它

    • 发布日期:2020-08-27
    • 文件大小:761kb
    • 提供者:weixin_38618094
  1. PCB技术中的汽车音响导航系统中DDR高速信号的PCB设计方法

  2. 摘 要:伴随半导体工业的飞速发展,越来越多的高速度、高功能、高精密的封装器件被应用到现代汽车音响的系统设计中,特别是频率达到200MHz以上的高速DDR在电子导航系统中的运用,更要求PCB设计者在实现设计目标、SI和电磁干扰(EMI)设计规则上,做到严格的时序匹配以满足波形的信号完整性。本文以DDR200为例,介绍高速DDR在车载音响电子导航系统中的PCB设计方法。   在20世纪60年代末期,具有单一收音功能的汽车音响开始被应用到了汽车上。随着现代化电子技术的提高, 汽车音响也伴随着单碟CD
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:600kb
    • 提供者:weixin_38555350
  1. DDR设计系列.7z

  2. DDR系列软硬件设计规则
  3. 所属分类:深度学习

    • 发布日期:2020-12-24
    • 文件大小:10mb
    • 提供者:shijuntao1985
  1. 汽车音响导航系统中DDR高速信号的PCB设计方法

  2. 摘 要:伴随半导体工业的飞速发展,越来越多的高速度、高功能、高精密的封装器件被应用到现代汽车音响的系统设计中,特别是频率达到200MHz以上的高速DDR在电子导航系统中的运用,更要求PCB设计者在实现设计目标、SI和电磁干扰(EMI)设计规则上,做到严格的时序匹配以满足波形的信号完整性。本文以DDR200为例,介绍高速DDR在车载音响电子导航系统中的PCB设计方法。   在20世纪60年代末期,具有单一收音功能的汽车音响开始被应用到了汽车上。随着现代化电子技术的提高, 汽车音响也伴随着单碟CD
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:763kb
    • 提供者:weixin_38529397
« 12 »