您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. DDR信号测量方法及信号完整性验证

  2. 随着DDR 存储技术的不断发展,DDR 信号的完整性问题也日益突出。要想在测 量中得到最佳结果,必须采用恰当的测量方法。本文所建议的利用MSO 分离读/写周 期并进行协议解码,以及利用区域触发功能分离读/写信号的方法在解决DDR 信号完 整性测量中的问题时,一定会给大家带来很大帮助。
  3. 所属分类:专业指导

    • 发布日期:2010-09-13
    • 文件大小:872kb
    • 提供者:shaggy1984
  1. DDRSDRAM控制器的设计与验证

  2. DDRSDRAM控制器的设计与验证 硕士毕业论文
  3. 所属分类:专业指导

    • 发布日期:2011-03-05
    • 文件大小:2mb
    • 提供者:gaobinyuan
  1. DDR SDRAM控制器程序及文档

  2. 完整的DDR SDRAM控制器程序及文档,经过仿真验证完全正确,可以在FPGA和ASIC上直接使用。
  3. 所属分类:硬件开发

    • 发布日期:2011-07-22
    • 文件大小:743kb
    • 提供者:jindisiwei
  1. DDR验证和调试的高级方法

  2. DDR的调试和验证以及一些测试方法的介绍。
  3. 所属分类:硬件开发

  1. 泰克为业界领先的DDR测试和验证解决方案系列增加两项新功能

  2. 泰克公司日前宣布增强和升级其业界领先的DDR~I试和验证解决方案系列。用于泰克TLA7000系列逻辑分析仪的 新型内插器为工程师提供了最新DDR3一l 867标准的总线捕捉和分析功能。新型内插器大大降低了TLA7000系列的 DDR3测试成本,使存储器总线捕捉功能能为更多的设计人员所使用。泰克同时还为DDR标准最新的节能版LP—DDR2 推出业内第一款电气接口测试和验证解决方案。这些新功能完善了泰克全面而广泛的DDR存储器解决方案,为验证和 改善工程师的设计提供帮助。
  3. 所属分类:硬件开发

  1. DDR验证和调试的高级方法

  2. DDR验证和调试的是很多硬件设计人员的老大难问题,泰克提供的DDR验证和调试的解决方案。
  3. 所属分类:硬件开发

    • 发布日期:2015-08-04
    • 文件大小:2mb
    • 提供者:coolzerong
  1. 基于FPGA的DDR控制器的设计

  2. 本文档主要是介绍基于FPGA的DDR控制器的设计,包括整个设计原理以及最后的实现仿真验证。
  3. 所属分类:硬件开发

    • 发布日期:2018-05-27
    • 文件大小:1mb
    • 提供者:xhnmn
  1. DDR的VTT电源应用及其优化

  2. 针对高速DDR总线中的信号完整性问题,本文在分析现有的端接方式后,提出了一种新的VTT端接方式。在分析和设计的过程中,使用了Cadence仿真软件。然后根据仿真结果对相关参数进行了优化。最后,对仿真所得到的数据进行了实际测试验证,并且根据以上结果总结了设计规则。
  3. 所属分类:硬件开发

    • 发布日期:2018-01-24
    • 文件大小:526kb
    • 提供者:xyh627733894
  1. PCB设计时DDR线宽和阻抗如何确定?

  2. PCB设计时DDR线宽和阻抗是怎样确定下来的呢? 让我们通一个具体的项目来学习一下。 以上某个开发板原厂给出的PCB设计要求。PCB采用的是6层板的叠板设计,1.6MM的板厚。内层采用了两块4MIL含铜的芯板压合而成,芯板之间填充了一块不含铜的芯板和两块半固化片2116,主要是为了调节出1.6MM的板厚。1到2层和6到5层填充的是半固化片1080,压合后的厚度是2.7MIL。 在网上找了一下芯板和半固化片的资料,和原厂给出来的参数,基本上吻合。 确认好原厂给出来的信息后,
  3. 所属分类:其它

    • 发布日期:2020-07-14
    • 文件大小:309kb
    • 提供者:weixin_38628175
  1. 尽早捕获缺陷的DDR仿真策略

  2. DDR验证是任何SoC设计过程中最关键也是最复杂的任务之一,因为它牵涉到位于待测器件内的控制器和位于待测器件外的DDR存储器。
  3. 所属分类:其它

    • 发布日期:2020-07-25
    • 文件大小:105kb
    • 提供者:weixin_38587473
  1. 可尽早捕获缺陷的DDR仿真策略

  2. DDR验证是任何SoC设计过程中最关键也是最复杂的任务之一,因为它牵涉到位于待测器件内的控制器和位于待测器件外的DDR存储器。
  3. 所属分类:其它

    • 发布日期:2020-08-02
    • 文件大小:91kb
    • 提供者:weixin_38720653
  1. 利用高带宽混合信号示波器进行DDR验证和调试

  2. DDR存储器,也称双倍数据率同步动态随机存储器,常用于高级嵌入式电路系统的设计,包括计算机、交通运输、家庭娱乐系统、医疗设备和消费类电子产品。
  3. 所属分类:其它

    • 发布日期:2020-08-26
    • 文件大小:95kb
    • 提供者:weixin_38641111
  1. 用高带宽混合信号示波器进行DDR验证和调试的技巧

  2. 本文重点介绍常规示波器验证过程中所遭遇的挑战,以及MSO如何应对这些挑战。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:277kb
    • 提供者:weixin_38629303
  1. 模拟技术中的浅谈先进高速传输接口及高速DDR存储器技术

  2. 当今的IC设计大幅增加了许多功能,必须运用既有的验证有效IP组件,以满足上市前置时间的要求。但是,由于功能要求与技术制程的差异,各公司必须提供的IP种类太多。创意电子的IP生态系统(IP Eco-System)为整体解决方案之一环,让客户能够便于选择及使用GUC创意电子、TSMC台积电公司和其它IP供应商的产品,为设计人员提供最广泛的设计选择,以实时而且高成本效益的方式,完成自己的专案。   创意电子专精于为客户提供适当的方法、技术和设计流程,以强化生产力并降低风险。创意电子周延的IP产品与服务
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:80kb
    • 提供者:weixin_38713099
  1. 嵌入式系统/ARM技术中的基于Actel反熔丝FPGA的高速DDR接口设计

  2. 摘要:文章提出一种基于Actel 公司RTAX – S 系列耐辐射反熔丝FPGA 实现的高速DDR 输出电路的设计方法。通过Modelsim 对其进行了布局布线仿真分析和验证,验证了设计方法合理、可行,有助于反熔丝FPGA 后续星载应用。   0 引言   随着航天技术的发展,FPGA 等大规模逻辑器件越来越成为不可缺的角色; 同时处理数据量的增大、以及各类型接口电路的交叉使用,使得合理、可靠的高速接口设计成为衡量设计优劣的关键。而由于空间环境的特殊性,导致近年来在轨卫星产品中单粒子翻转(
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:558kb
    • 提供者:weixin_38746018
  1. 利用高带宽混合信号示波器进行DDR验证和调试的技巧

  2. 验证DDR接口成为一项繁杂的任务。虽然示波器广泛用于DDR接口的高性能物理层验证,但DDR存储器技术的复杂性使常规示波器的验证和调试成为一项挑战。它可能会限制你进一步测量的能力,如读写数据分离、命令触发、状态机解码和协议调试。针对此,本文将重点介绍常规示波器验证过程中所遭遇的挑战,以及MSO如何应对这些挑战。
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:204kb
    • 提供者:weixin_38734361
  1. 先进高速传输接口及高速DDR存储器技术

  2. 当今的IC设计大幅增加了许多功能,必须运用既有的验证有效IP组件,以满足上市前置时间的要求。但是,由于功能要求与技术制程的差异,各公司必须提供的IP种类太多。创意电子的IP生态系统(IPEco-System)为整体解决方案之一环,让客户能够便于选择及使用GUC创意电子、TSMC台积电公司和其它IP供应商的产品,为设计人员提供最广泛的设计选择,以实时而且高成本效益的方式,完成自己的专案。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:67kb
    • 提供者:weixin_38596485
  1. 电子测量中的利用高带宽混合信号示波器进行DDR验证和调试的技巧

  2. DDR存储器,也称双倍数据率同步动态随机存储器,常用于高级嵌入式电路系统的设计,包括计算机、交通运输、家庭娱乐系统、医疗设备和消费类电子产品。DDR的广泛采用也推动着DDR存储器自身的研发,在DDR 1和DDR 2逐渐得到普及并成熟运用于某些行业的同时,新的DDR技术也开始出现在电子产品设计中,如DDR3(第三代DDR技术)和LPDDR(低功耗DDR技术)器件,它们能提供更高的性能。你可能认为DDR存储器的设计非常简明,但事实上,这些存储器件中更高的数据率和更低的电压常常会令你感到很难有设计裕量
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:222kb
    • 提供者:weixin_38737335
  1. 用高带宽混合信号示波器进行DDR验证和调试的技巧

  2. DDR存储器,也称双倍数据率同步动态随机存储器,常用于高级嵌入式电路系统的设计,包括计算机、交通运输、家庭娱乐系统、医疗设备和消费类电子产品。DDR的广泛采用也推动着DDR存储器自身的研发,在DDR 1和DDR 2逐渐得到普及并成熟运用于某些行业的同时,新的DDR技术也开始出现在电子产品设计中,如DDR3(第三代DDR技术)和LPDDR(低功耗DDR技术)器件,它们能提供更高的性能。你可能认为DDR存储器的设计非常简明,但事实上,这些存储器件中更高的数据率和更低的电压常常会令你感到很难有设计裕量
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:210kb
    • 提供者:weixin_38707153
  1. 利用高带宽混合信号示波器进行DDR验证和调试的技巧

  2. DDR存储器,也称双倍数据率同步动态随机存储器,常用于嵌入式电路系统的设计,包括计算机、交通运输、家庭娱乐系统、医疗设备和消费类电子产品。DDR的广泛采用也推动着DDR存储器自身的研发,在DDR 1和DDR 2逐渐得到普及并成熟运用于某些行业的同时,新的DDR技术也开始出现在电子产品设计中,如DDR3(第三代DDR技术)和LPDDR(低功耗DDR技术)器件,它们能提供更高的性能。你可能认为DDR存储器的设计非常简明,但事实上,这些存储器件中更高的数据率和更低的电压常常会令你感到很难有设计裕量。此
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:306kb
    • 提供者:weixin_38675777
« 12 3 4 »