您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 适用于DDRSDRAM和DDR2SDRAM的控制器的设计

  2. 详细介绍DDR(2) SDRAM 的控制器的实现。希望对想自己开发DDR SDRAM控制器的你有所帮助!
  3. 所属分类:专业指导

    • 发布日期:2009-12-19
    • 文件大小:2mb
    • 提供者:jixuanbing
  1. DDR2SDRAM控制器的FPGA实现

  2. DDR2SDRAM控制器的FPGA实现,pdf格式的
  3. 所属分类:硬件开发

    • 发布日期:2010-06-28
    • 文件大小:540kb
    • 提供者:yk00110011
  1. 基于DDR2SDRAM的高速大容量异步FIFO的设计与实现

  2. 基于DDR2SDRAM的高速大容量异步FIFO的设计与实现
  3. 所属分类:专业指导

    • 发布日期:2010-06-28
    • 文件大小:116kb
    • 提供者:yk00110011
  1. 基于DDR2SDRAM的SAR成像转置存储器的FPGA实现

  2. 基于DDR2SDRAM的SAR成像转置存储器的FPGA实现
  3. 所属分类:硬件开发

    • 发布日期:2010-06-28
    • 文件大小:885kb
    • 提供者:yk00110011
  1. 适用于DDRSDRAM和DDR2SDRAM的控制器的设计

  2. 适用于DDRSDRAM和DDR2SDRAM的控制器的设计
  3. 所属分类:专业指导

    • 发布日期:2010-06-28
    • 文件大小:1mb
    • 提供者:yk00110011
  1. 基于Spartan_3FPGA的DDR2SDRAM存储器接口设计

  2. 基于Spartan_3FPGA的DDR2SDRAM存储器接口设计
  3. 所属分类:硬件开发

    • 发布日期:2010-06-28
    • 文件大小:4mb
    • 提供者:yk00110011
  1. 基于FPGA与DDR2SDRAM的高速ADC采样数据缓冲器设计

  2. 基于FPGA与DDR2SDRAM的高速ADC采样数据缓冲器设计 PAPER
  3. 所属分类:硬件开发

    • 发布日期:2010-07-13
    • 文件大小:508kb
    • 提供者:sylimoqu
  1. 基于VerilogHDL的DDR2SDRAM控制器设计

  2. 基于VerilogHDL的DDR2SDRAM控制器设计,讲解了DDR2SDRAM控制器的设计方法,及模块设计。
  3. 所属分类:嵌入式

    • 发布日期:2012-09-06
    • 文件大小:1mb
    • 提供者:monkeyjiajia
  1. xilinx sprtan6 读SD卡中图像在DDR2sdram中缓存后在LCD显示,verilog源码(Siga-S16)

  2. 软件使用ISE 14.7 使用xilinx spratan6 FPGA 程序功能为从SD卡读取图像数据后在DDR2中缓存,后送入LCD中显示程序本人亲测可用使用开发板为siga-s16,使用其他开发板的可当做参考!
  3. 所属分类:硬件开发

    • 发布日期:2014-12-08
    • 文件大小:21mb
    • 提供者:zsh920508
  1. DDR2SDRAM控制器接口的FPGA设计及实现.

  2. 其 中 验 证 方 法 采 用 Ve r i l o g HD L 硬 件 描 述 语 言 构 建 了   D DR 2 控 制 器 I P 软 核 的 测 试平 台 , 通 过 Mo d e l S i m 软件 对 DD R2 仿 真 模 型测 试 无 误 后 , 再 使 用 Q u ar t u s II 软 件 的 嵌 入 式 逻 辑 分 析 仪 工 具 验证
  3. 所属分类:硬件开发

    • 发布日期:2018-01-06
    • 文件大小:758kb
    • 提供者:drjiachen
  1. DDR2SDRAM 控制器的FPGA实现.pdf

  2. DDR2SDRAM 控制器的FPGA实现.pdf
  3. 所属分类:硬件开发

    • 发布日期:2008-12-27
    • 文件大小:117kb
    • 提供者:rainboyfdy
  1. DDR2SDRAM控制器的FPGA实现.pdf

  2. 龙芯SoC 第一版本( ICTOE32) 中集成的是SDRAM 控制器,但鉴于SDRAM 性能的限制, 使其成为提高龙芯SoC 性能的瓶颈. 为了进一步提高龙芯SoC 性能,在新一款中集成了DDR2 控 制器. 因为DDR2 采用了新技术,使其实现相对于SDRAM 更为复杂,因此预先在FPGA 上对其进 行实现,以方便对其在整个SoC 设计中的集成. 目前,该控制器已经通过功能仿真,并在Xilinx 公 司的VirtexO4 系列FPGA 上得以实现.
  3. 所属分类:硬件开发

    • 发布日期:2009-02-18
    • 文件大小:209kb
    • 提供者:honey226
  1. 基于Spartan_3FPGA的DDR2SDRAM存储器接口设计

  2. 基于Spartan_3FPGA的DDR2SDRAM存储器接口设计
  3. 所属分类:硬件开发

    • 发布日期:2009-04-18
    • 文件大小:4mb
    • 提供者:lisippp
  1. DDR2 SDRAM 操作时序规范 中文版

  2. DDR2 SDRAM 操作时序规范,总共47页,主要讲了如何上电初始化,模式寄存器的设置,以及怎样读写操作。
  3. 所属分类:专业指导

    • 发布日期:2020-02-16
    • 文件大小:2mb
    • 提供者:hlj1013
  1. DDR2 SDRAM 操作时序规范 中文版

  2. DDR2 SDRAM 操作时序规范,总共47页,主要讲了如何上电初始化,模式寄存器的设置,以及怎样读写操作。
  3. 所属分类:专业指导

    • 发布日期:2020-01-15
    • 文件大小:2mb
    • 提供者:saturn12345
  1. DDR2 SDRAM 操作时序规范 中文版

  2. DDR2 SDRAM 操作时序规范,总共47页,主要讲了如何上电初始化,模式寄存器的设置,以及怎样读写操作。
  3. 所属分类:专业指导

    • 发布日期:2020-06-13
    • 文件大小:2mb
    • 提供者:daifeiwudi
  1. DDR2 SDRAM×32布局、布线经验谈

  2. 之前对DDR2的原理与板级布线非常的陌生,导致刚开始布线时走了很多弯路,折腾了好几天才解决。由于DDR2布线的严格要求,整个布线思路也是更新了若干次,不过现在看来,今后若再布DDR的线会效率更高的。其实两个星期之前DDR2的布线就完成了,只是一直没有找到时间写这篇文章,今天上午特意花点时间写了这些文字、截了几个图,和网友分享一下。
  3. 所属分类:其它

    • 发布日期:2020-08-02
    • 文件大小:60kb
    • 提供者:weixin_38654415
  1. DDR2 SDRAM×32布局和布线经验谈

  2. 最近忙于一块以CycloneIII为核心主控芯片的六层板设计,开发环境是Capture+Allegro+CAM350,从原理图修改到PCB的布局、布线这整个过程中我遇到了相当多的问题,值得庆幸的是有一些问题的解决倒是可以说是一劳永逸,比较典型的就是DDR2的布局与布线。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:522kb
    • 提供者:weixin_38612095
  1. 基于FPGA与DDR2 SDRAM的大容量异步FIFO缓存设计

  2. 为了满足高速实时数据采集系统对所采集海量数据进行缓存的要求,通过研究FIFO的基本工作原理,利用FPGA和DDR2 SDRAM设计了一种高速大容量异步FIFO。使用Xilinx提供的存储器接口生成器(MIG)实现FPGA与DDR2的存储器接口,并结合片上FIFO和相应的控制模块完成FIFO的基本框架结构。详细介绍了各个组成模块的功能和原理,并设计了专门的测试模块。
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:244kb
    • 提供者:weixin_38750761
  1. 赛灵思推出首款667Mbps的DDR2SDRAM接口解决方案

  2. 赛灵思(Xilinx)宣布,推出基于Virtex-4 FPGA的667Mbps DDR2参考设计。据称,该参考设计提供了FPGA业界带宽最高、最可靠的内存接口解决方案。赛灵思DDR2-SDRAM接口采用了创新的Virtex-4 ChipSync技术,这是一种运行时校准电路,可以极大地提高设计余量和整体系统可靠性,同时缩短设计周期。     Virtex-4 FPGA将臆测清除出内存接口设计,使系统设计师能够为最新的667Mbps DDR2 SDRAM等内存技术构建可靠的高性能接口。赛灵思内存
  3. 所属分类:其它

    • 发布日期:2020-11-27
    • 文件大小:51kb
    • 提供者:weixin_38697659
« 12 »