您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. DDR SDRAM控制器

  2. DDR3控制器,结合DDR2来说明DDR3的优点,介绍DDR的发展前景
  3. 所属分类:专业指导

    • 发布日期:2010-03-15
    • 文件大小:37kb
    • 提供者:ganlanyedeai
  1. 在Xilinx开发环境ISE13.2上用MIG产生的DDR3 SDRAM控制器

  2. 在Xilinx开发环境ISE13.2上用MIG产生的DDR3 SDRAM控制器
  3. 所属分类:硬件开发

    • 发布日期:2012-03-02
    • 文件大小:238kb
    • 提供者:hitbin
  1. 基于Stratix_的DDR3SDRAM控制器设计

  2. 详细介绍了如何利用altera的IP core设计DDR3控制器
  3. 所属分类:3G/移动开发

    • 发布日期:2012-12-08
    • 文件大小:307kb
    • 提供者:zhougavin85
  1. FPGA实现高速DDR3存储器控制器.doc

  2. FPGA实现高速DDR3存储器控制器,对FPGA DDR3非常有帮助的
  3. 所属分类:硬件开发

    • 发布日期:2013-03-07
    • 文件大小:339kb
    • 提供者:wangtou
  1. Cyclone5的DDR3 IP仿真

  2. 本文简要介绍了如何仿真Cyclone5的DDR3控制器IP
  3. 所属分类:硬件开发

    • 发布日期:2014-12-07
    • 文件大小:323kb
    • 提供者:hwarriorh
  1. DDR3内存控制器参数设计实例参考

  2. 本文档基于PowerPC P1020 CPU硬件手册和DDR3芯片H5TQ1G63DFR H9C为例,演示了内存控制器参数的配置过程,对于新开发单板的初学者有用。每个板子的参数与硬件,甚至芯片批次有关系,不可能完全一样,不要照抄这些参数,而是看思路。
  3. 所属分类:硬件开发

    • 发布日期:2015-01-06
    • 文件大小:2mb
    • 提供者:sincostan
  1. DDR3基础控制器

  2. DDR3的控制器的配置以及使用介绍,DDR Memory controller fundamentals review,QorIQ processors。
  3. 所属分类:其它

    • 发布日期:2015-05-16
    • 文件大小:2mb
    • 提供者:happy_lucky568
  1. xilinx 7serise DDR3控制器

  2. xilinx 7serise DDR3控制器
  3. 所属分类:硬件开发

    • 发布日期:2016-01-09
    • 文件大小:12mb
    • 提供者:dengxf01
  1. lattice ddr3控制器 开发手册

  2. lattice ddr3控制器 开发手册
  3. 所属分类:硬件开发

    • 发布日期:2016-01-09
    • 文件大小:1mb
    • 提供者:dengxf01
  1. xilinx ultrascale ddr3控制器 开发手册

  2. xilinx ultrascale ddr3控制器 开发手册
  3. 所属分类:硬件开发

    • 发布日期:2016-01-09
    • 文件大小:20mb
    • 提供者:dengxf01
  1. 基于FPGA的DDR3 SDRAM控制器用户接口设计

  2. 基于FPGA的DDR3 SDRAM控制器用户接口设计
  3. 所属分类:硬件开发

    • 发布日期:2016-08-05
    • 文件大小:357kb
    • 提供者:lightman123
  1. 基于Xilinx FPGA的DDR3读写控制模块(包含整个工程)

  2. 基于Xilinx FPGA的DDR3控制器读写程序,此程序已经用于实际的项目中,读写控制很稳定。上传的是一个实际的DDR3工程,开发环境为Vivado 2017.4
  3. 所属分类:嵌入式

    • 发布日期:2018-07-05
    • 文件大小:35mb
    • 提供者:dal2369
  1. DDR3走线规则(new).pdf

  2. DDR3的设计有着严格等长要求,归结起来分为两类(以64位的DDR3为例): 数据 (DQ,DQS,DQM):组内等长,误差控制在20MIL以内,组间不需要考虑等长;地址、控制、时钟信号:地址、控制信号以时钟作参考,误差控制在100MIL以内,Address、Control与CLK归为一组,因为Address、Control是以CLK的下降沿触发的由DDR控制器输出,DDR颗粒由CLK的上升沿锁存Address、Control总线上的状态,所以需要严格控制CLK与Address/Command、
  3. 所属分类:硬件开发

    • 发布日期:2020-04-14
    • 文件大小:205kb
    • 提供者:qq_25374005
  1. DDR3的控制器(并带有Testbench),可烧录到FPGA中对内存进行读写,相关技术人员可在该代码上修改用于其他场合

  2. DDR3的控制器(并带有Testbench),可烧录到FPGA中对内存进行读写,相关技术人员可在该代码上修改用于其他场合。
  3. 所属分类:其它

    • 发布日期:2019-10-04
    • 文件大小:237kb
    • 提供者:pgl512228
  1. 基于FPGA的DDR3 SDRAM控制器用户接口设计

  2. 为了满足高速图像数据采集系统中对高带宽和大容量的要求,利用Virtex-7 系列FPGA 外接DDR3 SDRAM 的设计方法,提出了一种基于Verilog-HDL 语言的DDR3 SDRAM 控制器用户接口设计方案。该控制器用户接口已经在Xilinx 公司的VC707 开发板上通过了功能验证,并成功的被应用到高速图像数据采集系统中。含有该用户接口的控制器具有比一般的控制器接口带宽利用率高、可移植性强和成本低的优点,可以根据设计人员的需要被灵活地应用到不同的工程。
  3. 所属分类:其它

    • 发布日期:2020-07-31
    • 文件大小:96kb
    • 提供者:weixin_38590790
  1. 基于FPGA的DDR3控制器设计

  2. 介绍了DDR3 SDRAM的技术特点、工作原理,以及控制器的构成。利用Xilinx公司的MIG软件工具在Virtex-6系列FPGA芯片上,实现了控制器的设计方法,并给出了ISim仿真验证结果,验证了该设计方案的可行性。
  3. 所属分类:其它

    • 发布日期:2020-07-30
    • 文件大小:81kb
    • 提供者:weixin_38690739
  1. 基于FPGA的DDR3多端口读写存储管理设计

  2. 为了解决视频图形显示系统中多个端口访问DDR3时出现的数据存储冲突问题,设计了一种基于FPGA的DDR3存储管理系统。DDR3存储器控制模块使用MIG生成DDR3控制器,只需通过用户接口信号就能完成DDR3读写操作。DDR3用户接口仲裁控制模块将中断请求分成多个子请求,实现视频中断和图形中断的并行处理。帧地址控制模块确保当前输出帧输出的是最新写满的帧。验证结果表明,设计的DDR3存储管理系统降低了多端口读写DDR3的复杂度,提高了并行处理的速度。
  3. 所属分类:其它

    • 发布日期:2020-07-29
    • 文件大小:73kb
    • 提供者:weixin_38596879
  1. 基于FPGA的DDR3多端口读写存储管理的设计与实现

  2. 为了解决视频图形显示系统中多个端口访问DDR3的数据存储冲突,设计并实现了基于FPGA的DDR3存储管理系统。DDR3存储器控制模块使用MIG生成DDR3控制器,只需通过用户接口信号就能完成DDR3读写操作。DDR3用户接口仲裁控制模块将中断请求分成多个子请求,实现视频中断和图形中断的并行处理。帧地址控制模块确保当前输出帧输出的是最新写满的帧。
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:90kb
    • 提供者:weixin_38506798
  1. 基于DDR3存储器接口控制器IP核的视频数据处理

  2. 引言     与过去几代(DDR和DDR2)器件相比,DDR3存储器器件有了明显的进步。DDR3存储器系统可以大大提升各种数据处理应用的性能。为了充分利用和发挥DDR3存储器的优点,使用一个高效且易于使用的DDR3存储器接口控制器是非常重要的。视屏处理应用就是一个很好的示例,说明了DDR3存储器系统的主要需求以及在类似数据流处理系统中DDR3接口所需的特性。希望能给大家有个客观的认知。   视频处理系统将对于数据带宽的要求推高到了极致:系统可以处理越多的数据,就具有越高的性价比。视频聚合器和
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:184kb
    • 提供者:weixin_38677190
  1. 用中档FPGA实现高速DDR3存储器控制器

  2. 。在FPGA中实现高速、高效率的DDR3控制器是一项艰巨的任务。直到最近,只有少数高端(昂贵)的FPGA有支持与高速的DDR3存储器可靠接口的块。然而,现在新一代中档的FPGA提供这些块、高速FPGA架构、时钟管理资源和需要实现下一代DDR3控制器的I/O结构。本文探讨设计所遇到的挑战,以及如何用一个特定的FPGA系列LatticeECP3实现DDR3存储器控制器。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:212kb
    • 提供者:weixin_38631401
« 12 3 4 »