您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. DDR2/3内存SPD芯片技术规范&资料&修改工具

  2. 内存SPD芯片技术规范&资料&修改工具.rar 包括: JEDEC的DDR2&DDR3 SPD官方技术文档 维修调试超频内存必备
  3. 所属分类:其它

    • 发布日期:2011-05-18
    • 文件大小:7mb
    • 提供者:iwillbeback008
  1. 三星A9四核 Exynos 4412调试android4极速开机

  2. 三星A9四核 Exynos 4412最新开发平台UT-Exynos 4412开发板,主频1.4-1.6GHZ,内存2GB DDR3,存储8GB iNand,调试android4.0 稳定运行,配10.1寸高清LVDS多点电容屏,现开放给广大嵌入式开发人员,共参考
  3. 所属分类:Android

    • 发布日期:2012-12-21
    • 文件大小:2mb
    • 提供者:lynnlycs
  1. sp605 ddr3学习文档

  2. 这是开发sp605上ddr3资源的一个过程和总结。作者是一个第一次用xilinx系列硬件的小白开发员,经过思考和测试完成了MCB的第一次调试,很详细,也是一步步来的。
  3. 所属分类:硬件开发

    • 发布日期:2015-02-09
    • 文件大小:2mb
    • 提供者:dingyunbing
  1. DM8168硬件调试笔记

  2. DDR3,对于DDR3的layout DATASHEET上的有非常详尽的说明,我们只要严格遵守就不会有什么大碍。我主要罗列关键问题点:1:等长的问题,对于地址线(包括时钟)要做等长处理而且从DM8168到第一片DDR3芯片的距离必须控制在2500mil,同一地址线之间的距离遵守3W原则,时钟线距离遵守4W原则。同一组
  3. 所属分类:硬件开发

    • 发布日期:2015-05-29
    • 文件大小:332kb
    • 提供者:xunaiqun
  1. DDR3调试技巧

  2. 近期调试xilinx V6的DDR3,自己写代码代替了example_design中的traffic_gin文件,增加了读写异步FIFO。并且数据校对也完成。期间遇到的问题及解决方法都已写入,希望能帮到需要的各位!
  3. 所属分类:硬件开发

    • 发布日期:2016-06-28
    • 文件大小:389kb
    • 提供者:u010889728
  1. xilinx_ddr3_mig_x32_400mhz

  2. xilinx_ddr3_mig_x32_400mhz上板调试通过。
  3. 所属分类:硬件开发

    • 发布日期:2016-11-18
    • 文件大小:25mb
    • 提供者:dengxf01
  1. 龙芯内存调试详细过程

  2. 在 PMON 中训练程序文件为 loongson3C_ddr3_leveling.S。该训练程序仅支持 DDR3 类型的内存,由于 DDR2 类型的内存本身不支持 Leveling 操作,所以 只能手动配置 DDR2 参数。另外,该训练程序主要针对 UDIMM/RDIMM 进行了适配,如果同一内存通道内不同颗粒之间的走线关系与 UDIMM/RDIMM 存在差别,那么可能需要修改训练程序。
  3. 所属分类:Linux

    • 发布日期:2018-07-12
    • 文件大小:1mb
    • 提供者:beichenying
  1. DDR3读写时序分析

  2. 对DDR3的User Interface的Command时序以及读写时序进行了详细分析
  3. 所属分类:其它

  1. XILINX DDR3 IP核使用教程完整版

  2. 网络下载的XILIN DDR3 IP核教程,包括仿真、综合、设计、应用、最终篇5个部分,讲解的深入浅出,简明扼要,非常实用!在其指导下,完成了DDR3的设计调试!可惜没有找到出处!
  3. 所属分类:互联网

    • 发布日期:2019-01-11
    • 文件大小:21mb
    • 提供者:weixin_44425171
  1. XILINX DDR3 IP核使用教程完整版

  2. 网络下载的XILIN DDR3 IP核教程,包括仿真、综合、设计、应用、最终篇5个部分,讲解的深入浅出,简明扼要,非常实用!在其指导下,完成了DDR3的设计调试!可惜没有找到出处!
  3. 所属分类:硬件开发

    • 发布日期:2019-01-15
    • 文件大小:21mb
    • 提供者:sxmzp
  1. XILINX DDR3 IP核使用教程完整版

  2. 网络下载的XILIN DDR3 IP核教程,包括仿真、综合、设计、应用、最终篇5个部分,讲解的深入浅出,简明扼要,非常实用!在其指导下,完成了DDR3的设计调试!可惜没有找到出处!
  3. 所属分类:硬件开发

    • 发布日期:2019-02-03
    • 文件大小:21mb
    • 提供者:batups
  1. XILINX DDR3 IP核使用教程完整版

  2. 网络下载的XILIN DDR3 IP核教程,包括仿真、综合、设计、应用、最终篇5个部分,讲解的深入浅出,简明扼要,非常实用!在其指导下,完成了DDR3的设计调试!可惜没有找到出处!
  3. 所属分类:硬件开发

    • 发布日期:2019-03-09
    • 文件大小:21mb
    • 提供者:zgy1122
  1. 基于MIG的DDR3读写测试电路Vivado工程已上板测试

  2. 自己编写的基于MIG IP核的针对DDR3的读写测试电路,内部自带error指示信号,可用于快速熟悉MIG用户接口的时序关系及使用方法。压缩包内为Vivado工程,已上板调试(DDR3型号为MT16KTF1G64HZ-1G6E1/FPGA芯片型号xc7vx690tffg1927-2)系统频率为200Mhz,DDR3内部工作频率为600Mhz。同时附带testbench,可基于modelsim或vivado自带的仿真器进行行为级仿真,tb里包含有DDR3仿真模型及wiredelay模块的使用方法
  3. 所属分类:硬件开发

    • 发布日期:2019-04-01
    • 文件大小:69mb
    • 提供者:fubian4633
  1. xilinx调试DDR3经验

  2. xilinx调试DDR3经验,设计平台基于ISE软件,通过图片及文字说明手把手教会DDR3调试
  3. 所属分类:嵌入式

    • 发布日期:2019-04-23
    • 文件大小:1mb
    • 提供者:qq_37168444
  1. DDR3_FIFO设计和调试.doc

  2. DDR读写测试 DDR3使用型号MT41K256M16-32Meg * 16 * 8 banks 硬件平台:xilnx K7325 软件操作:vivado2017.4 因代码程序大,上传不了,如有需要可联系我
  3. 所属分类:其它

    • 发布日期:2020-03-31
    • 文件大小:2mb
    • 提供者:huangshanhu
  1. FPGA器件预布线,以及ddr3调试问题汇总与总结

  2. 最近公司有一个新项目,方案定的是一款Cyclone V Soc FPGA,用到了两个ddr3,一个挂在Qsys系统的HPS里面,一个挂在Logic的Hard Memory Controller那里,这两周一直在跟硬件配合,一起验证器件的管脚配置是否正确。期间在调试这两个ddr3时遇到了好多问题,网上对这方面的资料也比较少,把这些问题的解决方法记录下来。
  3. 所属分类:其它

    • 发布日期:2020-07-18
    • 文件大小:57kb
    • 提供者:weixin_38596485
  1. 电子测量中的利用高带宽混合信号示波器进行DDR验证和调试的技巧

  2. DDR存储器,也称双倍数据率同步动态随机存储器,常用于高级嵌入式电路系统的设计,包括计算机、交通运输、家庭娱乐系统、医疗设备和消费类电子产品。DDR的广泛采用也推动着DDR存储器自身的研发,在DDR 1和DDR 2逐渐得到普及并成熟运用于某些行业的同时,新的DDR技术也开始出现在电子产品设计中,如DDR3(第三代DDR技术)和LPDDR(低功耗DDR技术)器件,它们能提供更高的性能。你可能认为DDR存储器的设计非常简明,但事实上,这些存储器件中更高的数据率和更低的电压常常会令你感到很难有设计裕量
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:222kb
    • 提供者:weixin_38737335
  1. 用高带宽混合信号示波器进行DDR验证和调试的技巧

  2. DDR存储器,也称双倍数据率同步动态随机存储器,常用于高级嵌入式电路系统的设计,包括计算机、交通运输、家庭娱乐系统、医疗设备和消费类电子产品。DDR的广泛采用也推动着DDR存储器自身的研发,在DDR 1和DDR 2逐渐得到普及并成熟运用于某些行业的同时,新的DDR技术也开始出现在电子产品设计中,如DDR3(第三代DDR技术)和LPDDR(低功耗DDR技术)器件,它们能提供更高的性能。你可能认为DDR存储器的设计非常简明,但事实上,这些存储器件中更高的数据率和更低的电压常常会令你感到很难有设计裕量
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:210kb
    • 提供者:weixin_38707153
  1. 电子测量中的FuturePlus为泰克逻辑分析仪推出高速DDR3插补器

  2. FuturePlus Systems公司日前为下一代双倍数据速率(DDR) SDRAM总线推出FS2355 DDR3 1333插补器预处理器。这款世界上速度最快的插补器是为用于泰克TLA7000系列逻辑分析系统设计的,以增强1333 DIMM卡调试,改善最新的高性能DDR存储器技术的可靠性、加快产品开发周期。相关设计人员将运用它对PC游戏、服务器、超级计算和高清电视进行DIMM验证、故障分析和总线功能参数验证。   新的预处理器提供了高达1333 MT/s(每秒百万次传送)的状态分析和协
  3. 所属分类:其它

    • 发布日期:2020-11-19
    • 文件大小:68kb
    • 提供者:weixin_38645379
  1. 利用高带宽混合信号示波器进行DDR验证和调试的技巧

  2. DDR存储器,也称双倍数据率同步动态随机存储器,常用于嵌入式电路系统的设计,包括计算机、交通运输、家庭娱乐系统、医疗设备和消费类电子产品。DDR的广泛采用也推动着DDR存储器自身的研发,在DDR 1和DDR 2逐渐得到普及并成熟运用于某些行业的同时,新的DDR技术也开始出现在电子产品设计中,如DDR3(第三代DDR技术)和LPDDR(低功耗DDR技术)器件,它们能提供更高的性能。你可能认为DDR存储器的设计非常简明,但事实上,这些存储器件中更高的数据率和更低的电压常常会令你感到很难有设计裕量。此
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:306kb
    • 提供者:weixin_38675777
« 12 »