您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. DDS信号发生器合成低频环

  2. 1 引 言 现代频半合成源对频率精度、分辨率、转换时间和频谱纯度等指标提出了越来越高的要求。甚高频(VHF)频率合成器通常采用多锁相环路(PLL)结构,多环合成器将单环中的巨大分频比用多个环路来负担,同时各环,尤其足主环的鉴相频率大幅度提高,从而满足了鉴相频率高、分频比小和分辨率高等要求。但是由于多环组合的固有特性,尤其是分辨率每提高1个数量级,就要增加一级子环路,使得其频率转换速度低、线路复杂、可靠性差。 直接数字式频率合成技术(DDS)的频率分辨率高、频率转换速度快。DDS/PLL混合频率
  3. 所属分类:专业指导

    • 发布日期:2010-03-31
    • 文件大小:210kb
    • 提供者:assentliad
  1. DDS/PLL在频率合成中的应用.pdf

  2. DDS/PLL在频率合成中的应用.pdfDDS/PLL在频率合成中的应用.pdfDDS/PLL在频率合成中的应用.pdfDDS/PLL在频率合成中的应用.pdfDDS/PLL在频率合成中的应用.pdf
  3. 所属分类:专业指导

    • 发布日期:2008-10-28
    • 文件大小:161kb
    • 提供者:q042096
  1. 900MHz DDS/PLL在矿井无线通信系统的中的应用

  2. 900MHz DDS/PLL在矿井无线通信系统的中的应用
  3. 所属分类:嵌入式

    • 发布日期:2014-12-20
    • 文件大小:102kb
    • 提供者:qq_24664493
  1. 基于DDS+PLL高性能频率合成器的设计与实现

  2. 本文采用DDS和PLL相结合的方法,设计一个应用于(GSM 1 800 MHz系统中的频率合成器,其中输出频带为1 805~1 880 MHz,分辨率为200 kHz,相位噪声为-80 dBc/Hz@1 kHz,频率误差为5 kHz,杂波抑制大于50 dB。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:167kb
    • 提供者:weixin_38739950
  1. EDA/PLD中的基于FPGA的两种DDS实现

  2. 引言   DDS(Direct Digital Freqiaency Synthesizers)广泛应用于雷达系统、数字通信、电子对抗、电子测量等民用军用设备中。它是随着半导体技术和数字技术的快速发展而发展起来的新型的频率合成技术,与传统的VCO+PLL的模拟方式产生所需频率相比,DDS技术具有频率分辨率高,相位噪声低,带宽较宽,频谱纯度好等优点。这些技术指标在一个系统中是至关重要的,决定着一个系统的成败。   1 DDS的基本原理   1.1 频率合成方式的基本原理   DDFS是根据
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:171kb
    • 提供者:weixin_38747087
  1. 模拟技术中的AD9958的结构、功能、工作原理及应用

  2. 本文将介绍了AD9958的基本特点和引脚功能,分析了其内部结构和工作原理,给出了AD9958在PLL及数字调制系统中的应用方案。AD9958是Analog Devices公司生产的一款高性能、动态特性优异、可双路输出的DDS器件,每路可单独控制频率,相位/幅度。这种灵活性可用于校正信号之间由滤波、放大等模拟处理或PCB布局失配而引起的不平衡问题。由于两个通道共享一个公共系统时钟,因此它们具有固有的同步性,可支持多个设备的同步。AD9958内部集成了10 bit的输出幅度控制,内部工作频率高达50
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:262kb
    • 提供者:weixin_38726255
  1. RFID技术中的基于跳频收发系统中的跳频频率合成器设计

  2. 摘要:跳频频率合成器是跳频收发系统设计的核心,也是技术实现的一个难点。提出一种应用DDS和PLL实现高速跳频的频率合成设计方案,并对其硬件进行了详细设计,最后对其所能达到的性能指标进行估算。结果表明,该方案能够满足系统设计的要求,其创新点在于把DDS和PLL的优点有机地结合起来实现了高速跳频,摒弃了用直接数字频率合成DDS输出频率不能太高或用锁相环PLL合成频率锁定时间较长的缺点。   0 引 言   跳频技术作为军事通信的主要抗干扰手段,近几十年来,在军事通信装备中得到了广泛的应用。20世
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:175kb
    • 提供者:weixin_38548507
  1. 电子测量中的基于DDS驱动PLL结构的宽带频率合成器设计

  2. 摘 要:结合数字式频率合成器(DDs)和集成锁相环(PLL)各自的优点,研制并设计了以DDS芯片AD9954和集成锁相芯片ADF4113构成的高分辨率、低杂散、宽频段频率合成器,并对该频率合成器进行了分析和仿真,从仿真和测试结果看,该频率合成器达到了设计目标。该频率合成器的输出频率范围为594~999 MHz,频率步进为5 Hz,相位噪声为-91 dBc/。   DDS的参考信号由晶振产生,其频率为fref。DDS输出的信号频率为fDDS,频率值由频率控制字(FTW)控制。锁相环(PL
  3. 所属分类:其它

    • 发布日期:2020-11-10
    • 文件大小:261kb
    • 提供者:weixin_38501206
  1. 基于DDS驱动PLL结构的宽带频率合成器设计

  2. 摘 要:结合数字式频率合成器(DDs)和集成锁相环(PLL)各自的优点,研制并设计了以DDS芯片AD9954和集成锁相芯片ADF4113构成的高分辨率、低杂散、宽频段频率合成器,并对该频率合成器进行了分析和仿真,从仿真和测试结果看,该频率合成器达到了设计目标。该频率合成器的输出频率范围为594~999 MHz,频率步进为5 Hz,相位噪声为-91 dBc/。   DDS的参考信号由晶振产生,其频率为fref。DDS输出的信号频率为fDDS,频率值由频率控制字(FTW)控制。锁相环(PL
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:367kb
    • 提供者:weixin_38556737
  1. AD9958的结构、功能、工作原理及应用

  2. 本文将介绍了AD9958的基本特点和引脚功能,分析了其内部结构和工作原理,给出了AD9958在PLL及数字调制系统中的应用方案。AD9958是Analog Devices公司生产的一款高性能、动态特性优异、可双路输出的DDS器件,每路可单独控制频率,相位/幅度。这种灵活性可用于校正信号之间由滤波、放大等模拟处理或PCB布局失配而引起的不平衡问题。由于两个通道共享一个公共系统时钟,因此它们具有固有的同步性,可支持多个设备的同步。AD9958内部集成了10 bit的输出幅度控制,内部工作频率高达50
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:352kb
    • 提供者:weixin_38502290
  1. 基于FPGA的两种DDS实现

  2. 引言   DDS(Direct Digital Freqiaency Synthesizers)广泛应用于雷达系统、数字通信、电子对抗、电子测量等民用军用设备中。它是随着半导体技术和数字技术的快速发展而发展起来的新型的频率合成技术,与传统的VCO+PLL的模拟方式产生所需频率相比,DDS技术具有频率分辨率高,相位噪声低,带宽较宽,频谱纯度好等优点。这些技术指标在一个系统中是至关重要的,决定着一个系统的成败。   1 DDS的基本原理   1.1 频率合成方式的基本原理   DDFS是根据
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:212kb
    • 提供者:weixin_38668335
  1. 基于跳频收发系统中的跳频频率合成器设计

  2. 摘要:跳频频率合成器是跳频收发系统设计的,也是技术实现的一个难点。提出一种应用DDS和PLL实现高速跳频的频率合成设计方案,并对其硬件进行了详细设计,对其所能达到的性能指标进行估算。结果表明,该方案能够满足系统设计的要求,其创新点在于把DDS和PLL的优点有机地结合起来实现了高速跳频,摒弃了用直接数字频率合成DDS输出频率不能太高或用锁相环PLL合成频率锁定时间较长的缺点。   0 引 言   跳频技术作为军事通信的主要抗干扰手段,近几十年来,在军事通信装备中得到了广泛的应用。20世纪90年
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:226kb
    • 提供者:weixin_38614952