您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 代码优化:有效使用内存.part3

  2. 本书系统深入地介绍了各种代码优化编程技术。全书分为4章。第1章集中介绍如何确定程序中消耗CPU时钟最多的热点代码的所谓程序剖析技术以及典型部分工具的实用知识。第2,3章分别全面介绍RAM了系统与高速缓存子系统的代码优化知识。第4章主要介绍了机器代码优化技术。各章在讨论基本原理的同时详细给出了代码实例,并对优化性能进行了定量的分析。该书特别适合于作为应用程序员及系统程序员的学习与开发之用。同时,本书对在硬件方面的专业人员与技术工作者有一定的参考价值。 图书目录: 第1章程序剖分 1.1剖分的目标
  3. 所属分类:其它

    • 发布日期:2011-04-11
    • 文件大小:4mb
    • 提供者:eureky
  1. 代码优化:有效使用内存.part1

  2. 本书系统深入地介绍了各种代码优化编程技术。全书分为4章。第1章集中介绍如何确定程序中消耗CPU时钟最多的热点代码的所谓程序剖析技术以及典型部分工具的实用知识。第2,3章分别全面介绍RAM了系统与高速缓存子系统的代码优化知识。第4章主要介绍了机器代码优化技术。各章在讨论基本原理的同时详细给出了代码实例,并对优化性能进行了定量的分析。该书特别适合于作为应用程序员及系统程序员的学习与开发之用。同时,本书对在硬件方面的专业人员与技术工作者有一定的参考价值。 图书目录: 第1章程序剖分 1.1剖分的目标
  3. 所属分类:其它

    • 发布日期:2011-04-11
    • 文件大小:14mb
    • 提供者:eureky
  1. 代码优化:有效使用内存.part2

  2. 本书系统深入地介绍了各种代码优化编程技术。全书分为4章。第1章集中介绍如何确定程序中消耗CPU时钟最多的热点代码的所谓程序剖析技术以及典型部分工具的实用知识。第2,3章分别全面介绍RAM了系统与高速缓存子系统的代码优化知识。第4章主要介绍了机器代码优化技术。各章在讨论基本原理的同时详细给出了代码实例,并对优化性能进行了定量的分析。该书特别适合于作为应用程序员及系统程序员的学习与开发之用。同时,本书对在硬件方面的专业人员与技术工作者有一定的参考价值。 图书目录: 第1章程序剖分 1.1剖分的目标
  3. 所属分类:其它

    • 发布日期:2011-04-11
    • 文件大小:14mb
    • 提供者:eureky
  1. 代码优化:有效使用内存英文版(chm版)

  2. 现在网上流行较多的是中文版,pdf的,不过很不清晰, 所以好不容易找了个英文版的,原汁原味. 本书系统深入地介绍了各种代码优化编程技术。全书分为4章。第1章集中介绍如何确定程序中消耗CPU时钟最多的热点代码,即有关所谓程序剖分技术,以及典型剖分工具的实用知识。第2、3章分别全面介绍RAM子系统与高速缓存子系统的代码优化知识。第4章主要介绍机器代码优化技术。各章在讨论基本原理的同时,详细给出了典型的代码实例,并对优化性能进行了定量的分析。   该书特别适合于作为应用程序员及系统程序员的学习与开发
  3. 所属分类:硬件开发

    • 发布日期:2008-09-21
    • 文件大小:10mb
    • 提供者:likefermat
  1. DSP算法应用与设计(2.1).pdf.pdf

  2. DSP算法应用与设计(2.1).pdfpdf,DSP算法应用与设计(2.1).pdf42第一部分DP其使用 DRAM far TDRAM 工RA阿 白y1enx工DRAM ⑦,闩举程序怎样开始?谁调这个爿举程序? 儇设写好了一个C程序,编译-汇编并链唼后,把它下载到DSF或一块与DSP相连的ROM 屮,然后按下复位键,发生了什么?它怎样开始? 程序员必须确信自举强序调用了,其广法是提供一个揞向自举函数c_ intto的中断向量 特别是与DSP复位关联的中断向量必须设置成指向举函数,参考图2-19
  3. 所属分类:其它

  1. nvdla 入门翻译文档.pdf

  2. 翻译的NVDLA 加速引擎的文档,学习交流,一块进步!PU cPU Microcontroller DRAM AVULA NVD_A DODI SFAMI Small NVDLA system Large"NVDLA system 小NDLA模型 小型 NVDLA模型在以前不可行的领域开辟了深度学习技术。此模型非常适合对成本因素 比较敏感的物联网(IoT)类设备、A丨以及面向自动化的系统领域。这些系统具有明确的应 用方向,其成本、面积和功率是主要注意事项。通过N√DLA可配置实现资源节约(在成本
  3. 所属分类:硬件开发

    • 发布日期:2019-08-31
    • 文件大小:499kb
    • 提供者:weixin_42119147
  1. DRAM的EDO模式

  2. 在快速翻页模式中,如果CAS无效,则将停止DQn的驱动,数据将随之消减。取代这种方法,而采用即使CAS无效,也能保持数据输出的方法,即采用EDO(Expansion Data Output,扩展数据输出)模式。因为可以将CAS无效的时间隐藏于访问之中,因此可以提高速度几乎接近于极限值。    图表示EDO模式的操作。即使CAS无效数据也可持续输出,因此,在此期问可以设置下一地址,然后使CAS再次有效,这样就可以赋予下一地址。   图  EDO模式   欢迎转载,信息来源维库电子市场网(w
  3. 所属分类:其它

    • 发布日期:2020-11-14
    • 文件大小:59kb
    • 提供者:weixin_38680764
  1. DRAM的快速访问模式

  2. 观察对DRAM单元的访问方式即可明白,在多路复用地址以及读操作之前必须进行预充电,以及利用读出放大器进行放大等,所以不太擅长随机访问。但是,在实际中的存储器访问中,持续访问连续的区域是很常见的,而且在安装了高速缓冲存储器的情况下,由于高速缓冲存储器与主存储器(一般以DRAM构成)之间的传输是以块为单位进行的传输。所以,完全的随机访间是罕见的,大多是连续的区域或某狭窄的区域被集中访问。因此,着重设计了在DRAM端可连续访问已确定区域的机制。    以前访问模式具有页模式、静态列模式和半字节(nib
  3. 所属分类:其它

    • 发布日期:2020-11-14
    • 文件大小:45kb
    • 提供者:weixin_38735782