您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA/PLD中的可配置逻辑块CLB

  2. 可配置逻辑块由4个相互连接的Slice和附加逻辑构成,用于实现组合逻辑和时序逻辑。其拓扑结构如图1所示,每一对Slice分布在同一列并共有一条独立的进位链。   图1 CLB拓扑结构   用于组成同一个CLB的4个Slice共用以下两个函数发生器、两个存储单元、多层函数复用器、进位逻辑和算术逻辑,如图2所示。左侧的Slice通常用SliceM表示;右侧的Slice对通常用SliceL表示,它们通过这些单元实现逻辑、算术和ROM的功能。除此之外,SliceM还可以用做两种特殊的功能,即分布
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:206kb
    • 提供者:weixin_38643127
  1. EDA/PLD中的Spartan-3器件结构描述

  2. Spartan-3的逻辑结构和布局如图所示。   图 Spartan-3的逻辑结构和布局   从图中可以直观地看出,Spartan-3主要由可配置逻辑块(Configurable Logic Blocks,CLB)、可编程输入/输出模块(InputiOutput Blocks,IOB)、数字时钟管理器(Digital Clock Manager,DOM)、块存储器(Block RAM)及乘法器模块(Multiplier)等基本模块构成。    来源:ks99
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:83kb
    • 提供者:weixin_38709511