您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA/PLD中的基于FPGA实现DSP与RapidIO网络互联

  2. 摘要:本文首先简单的介绍了总线的发展,从而引出一种新型的串行点对点交换结构RapidIO。DSP 在高性能处理系统中的重要性毋庸置疑,但是目前的很多DSP 并没有RapidIO接口。本文提出了利用FPGA,将DSP 的总线桥接到一个RapidIO IP 上,从而实现了DSP与RapidIO 网络的互联。   1. 引言   随着通讯系统的数据处理量日益增大,过去总线形式的体系结构逐渐成为约束处理能力进一步提升的瓶颈。本文首先简单介绍了嵌入式设计中总线结构的演化过程,从而引出新一代点对点串行交
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:159kb
    • 提供者:weixin_38690402