您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA/PLD中的基于CPLD的压电生物传感器检测电路设计

  2. 介绍了一种基于复杂可编程逻辑器件(CPLD)的压电生物传感器检测电路。该检测电路以高性能CPLD(MAX7128)为核心,实现了对压电生物传感器10MHz高频信号的测量与采集,以及所采集的频率数据动态、实时显示以及频率数据串行通信等功能。该电路体积小、集成度高,具有可靠性高、实时性高的特点。此外该系统还可以通过RS-232串行接口与计算机连接进行数据传输和数据存储及分析。详细阐明了系统整体结构设计以及系统硬件部分的实现,并给出了CPLD内核仿真结果和数据采集软件实测频率曲线。   国内外基于压
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:164kb
    • 提供者:weixin_38691220
  1. EDA/PLD中的一种基于FPGA的VGA图象信号发生器设计

  2. 1、引言   VGA(视频图形阵列)作为一种标准的显示接口在视频和计算机领域得到了广泛的应用。VGA图像信号发生器是电视台、电视机生产企业、电视维修人员常用的仪器,其主要功能就是产生标准的图像测试信号。   VGA图像信号发生器的设计涉及到图像数据的处理,对电路的工作速度和性能要求较高,VGA工业标准要求的时钟频率高达25MHz,使用传统的电子电路设计方法是难以实现的。采用专用的视频处理芯片,其设计技术难度大、开发成本高。本文采用FPGA+MCU方案,利用了Cyclone系列的FPGA高达上
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:217kb
    • 提供者:weixin_38605133
  1. EDA/PLD中的CPLD设计的数码管驱动显示电路

  2. CPLD设计的数码管驱动显示电路   1.1 显示原理:   八段数码显示管如图1.1 所示,八段数码管每一段为一发光二极管,共有a~g 以及小数点dp 八个发光二极管。将八段数码管中的每个二极管的阴极并联在一起,组成公共阴极端。这样把共阴极管脚接地,此时哪个管脚输入高电平,对应发光二极管就被点亮。 图 1.1 八段数码显示管   CL5461AS 数码管管脚图如图1.2 所示,它将四个数码显示管的a~g 及小数点dp 管脚并联在一起,作为数码管数据输入端;分别引出各个数码管的阴极A
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:159kb
    • 提供者:weixin_38499950
  1. EDA/PLD中的基于FPGA的二-十进制转码器设计

  2. 摘  要: 针对二进制转十进制(BCD)转码器的FPGA实现目标,提出了一种高效、易于重构的转码器设计方案。并在FPGA开发板上成功地实现了该设计,验证结果表明,与使用中规模集成电路IP核(SN74185A)实现的7 bit、10 bit和12 bit的转码器相比,本设计可以分别节约28.5%、47.6%和49.6%的硬件实现代价(逻辑单元LEs);同时,电路的路径延迟也分别减少了0.7 ns、2.1 ns和8.9 ns.   为了实现测量数据的实时显示,电子测量系统常用到二-十进制(BCD)
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:299kb
    • 提供者:weixin_38592455
  1. EDA/PLD中的基于FPGA的VGA图象信号发生器设计

  2. 1、引言   VGA(视频图形阵列)作为一种标准的显示接口在视频和计算机领域得到了广泛的应用。VGA图像信号发生器是电视台、电视机生产企业、电视维修人员常用的仪器,其主要功能就是产生标准的图像测试信号。   VGA图像信号发生器的设计涉及到图像数据的处理,对电路的工作速度和性能要求较高,VGA工业标准要求的时钟频率高达25MHz,使用传统的电子电路设计方法是难以实现的。采用专用的视频处理芯片,其设计技术难度大、开发成本高。本文采用FPGA+MCU方案,利用了Cyclone系列的FPGA高达上
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:217kb
    • 提供者:weixin_38605188
  1. EDA/PLD中的基于FPGA 的数据采集系统设计

  2. 摘要:结合高速FPGA的特点, 设计了一套数据采集系统。该系统以FPGA作为采集系统的核心, 应用FPGA的内部逻辑实现时序控制,对数据进行采集、显示,并将处理后的结果通过USB口传输到上位机。该系统具有电路结构简单、功耗低等优点, 可用于温度、压力等传感器信息以及电压、电流的数据采集。   1 引言   在科学技术研究和工业生产的各行业中, 常常需要对各种数据进行采集, 如液位、温度、 压力、频率等信息的采集。随着数字技术的发展, 一些高性能的FPGA (Field Programmabl
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:186kb
    • 提供者:weixin_38748382
  1. EDA/PLD中的应用于晶体管图示仪的CPLD控制器设计

  2. 晶体管图示仪是电路设计中常用的电子仪器,它能够显示晶体管的输入特性、输出特性和转移特性等多种曲线和参数。它不仅可以测量晶体二极管和三极管,还可以测量场效应管、隧道二极管、单结晶体管、可控硅和光耦等器件。但传统的晶体管图示仪存在着电路复杂,体积庞大,示波管的显示屏小,功耗大,价格昂贵等缺点。随着计算机软硬件技术、单片机技术和EDA技术的不断发展及其在电工电子测量技术的应用,晶体管图示仪在结构、工作原理和功能上发生很大变化,成为数字化和智能化的虚拟仪器。本文设计的晶体管图示仪就是这样一种新型仪器,除
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:228kb
    • 提供者:weixin_38603204
  1. EDA/PLD中的基于CPLD的数据采集与显示接口电路仿真设计

  2. 1 引言   CPLD称为复杂可编程逻辑设计芯片,它是大规模可编程器件,具有高集成度、高可靠性、高速度的特点。CPLD是利用EDA技术进行电子系统设计的载体。硬件描述语言是EDA技术进行电子系统设计的主要表达手段,VHDL语言是常用的硬件描述语言之一;软件开发工具是利用EDA技术进行电子系统设计的智能化的自动化设计工具,常用开发工具有QuartusⅡ,Ispexpert,Foundation等。CPLD以高速、高可靠性、串并行工作方式等特点在电子设计中广泛应用。它打破了软硬件之间的界限,加速了
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:191kb
    • 提供者:weixin_38689976
  1. EDA/PLD中的CPLD设计的驱动数码显示电路案例

  2. 显示原理:   八段数码显示管如图1.1 所示,八段数码管每一段为一发光二极管,共有a~g 以及小数点dp 八个发光二极管。将八段数码管中的每个二极管的阴极并联在一起,组成公共阴极端。这样把共阴极管脚接地,此时哪个管脚输入高电平,对应发光二极管就被点亮。   图 1.1 八段数码显示管   CL5461AS 数码管管脚图如图1.2 所示,它将四个数码显示管的a~g 及小数点dp 管脚并联在一起,作为数码管数据输入端;分别引出各个数码管的阴极A1~A4。   图1.2 CL
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:154kb
    • 提供者:weixin_38535812
  1. EDA/PLD中的基于VHDL 的矩阵键盘及显示电路设计

  2. 摘 要:为了有效防止机械式键盘按键抖动带来的数据错误,这里在Quartus Ⅱ开发环境下,采用VHDL 语言设计了一种能够将机械式4 ×4 矩阵键盘的按键值依次显示到8 个7 段数码管上的矩阵键盘及显示电路。仿真结果表明,所设计的矩阵键盘及显示电路成功地实现了按键防抖和按键数据的准确显示。以ACEX1K系列EP1K30QC208 芯片为硬件环境,验证了各项设计功能的正确性。   FPGA/ CPLD 在数字系统设计中的广泛应用,影响到了生产生活的各个方面。在FPGA/ CPLD 的设计开发中,
  3. 所属分类:其它

    • 发布日期:2020-11-19
    • 文件大小:523kb
    • 提供者:weixin_38724919
  1. EDA/PLD中的EDA典型单元电路的多路选择器的设计

  2. 多路选择器可以从多组数据来源中选取一组送入目的地。它的应用范围相当广泛,从组合逻辑的执行到数据路径的选择,经常可以看到它的踪影。另外在时钟、计数定时器等的输出显示电路中经常利用多路选择器制作扫描电路来分别驱动输出装置,以降低功率的消耗。有时也希望把两组没有必要同时观察的数据,设置为共享一组显示电路,以降低成本。   多路选择器的结构是2"个输入数据对应有N个数据输出选择控制线和一个输出线。   【例1】 设计一个四选一的多路选择器的VHDL程序(使用IF-THEN-ELSE语句),并使用MA
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:302kb
    • 提供者:weixin_38692043
  1. EDA/PLD中的EDA的显示电路的设计

  2. 常用的显示器件有发光二极管、数码管、液晶显示器等,其中最常用的为数码管。数码管显示数据的方式有静态显示和动态显示之分。所谓静态显示,就是将被显示的数据的BCD码通过各自的4~1B显示译码器译码后,分别接到显示译码器的显示驱动端a~g(p),而公共端COM则根据数码管的类型(共阴/共阳)分别接GND/VCC。所谓动态显示,就是将被显示的数据的BCD码按照一定的变化频率,在不同的时刻周期性地分别送到一个数据总线上,再通过一个公共的4~7/8显示译码器译码后,接到多个显示译码器的公共显示驱动端a~g(
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:499kb
    • 提供者:weixin_38734276
  1. EDA/PLD中的数据显示电路的设计

  2. 整个系统硬件电路中,单片机MCU与FPGA进行数据交换占用了PO口、Pl口和P3口,因此数据显示电路的设计采用静态显示的方式,显示电路由8个共阳极七段数码管和8片1位串入8位并出的74LS164芯片组成。这种显示方式不仅可以得到较为简单的硬件电路,而且可以得到稳定的数据输出;这种连接方式不仅占用单片机端口少,而且充分利用了单片机的资源,容易掌握其编码规律,简化了软件编程,在实验过程中,也体现出较高的可靠性。数据显示电路如图1 所示。   图1  数据显示电路   欢迎转载,信息来自维库电
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:109kb
    • 提供者:weixin_38635166
  1. EDA/PLD中的系统原理框/总体设计方案

  2. 根据系统的设计要求,本系统可分为三大基本组成部分:数据采集电路、数据运算控制电路和数据显示电路。考虑到FPGA/CPLD具有集成度高,I/0资源丰富,稳定可靠,可现场在线编程等优点,而单片机具有很好的人机接口和运算控制功能,本系统拟用FPGA/CPLD和单片机相结合,构成整个系统的测控主体。其中,FPGA /CPLD主要负责采集两个同频待测正弦信号的频率和相位差所对应的时间差,而单片机则负责读取FPGA/CPLD采集到的数据,并根据这些数据计算待测正弦信号的频率及两路同频正弦信号之间的相位差,同
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:61kb
    • 提供者:weixin_38556985
  1. EDA/PLD中的Verilog HDL数据流描述方式

  2. 用数据流描述方式对一个设计建模的最基本的机制就是使用连续赋值语句。在连续赋值语句中,某个值被指派给线网变量。 连续赋值语句的语法为:assign [delay] LHS_net = RHS_ expression;右边表达式使用的操作数无论何时发生变化, 右边表达式都重新计算, 并且在指定的时延后变化值被赋予左边表达式的线网变量。时延定义了右边表达式操作数变化与赋值给左边表达式之间的持续时间。如果没有定义时延值, 缺省时延为0。下面的例子显示了使用数据流描述方式对2-4解码器电路的建模的实例模型
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:42kb
    • 提供者:weixin_38632488
  1. EDA/PLD中的用FPGA技术实现某新型通信设备中PCM码流处理

  2. 摘 要:本文根据FPGA器件的特点,介绍了应用FPGA设计某通信设备中PCM码流处理模块的一种方案。并就设计中遇到的问题进行了分析。关键词:FPGA;RAM 引言由于FPGA器件可实现所有数字电路功能 ,具有结构灵活、设计周期短、硬件密度高和性能好等优点,在高速信号处理领域显示出愈来愈重要的作用。本文研究了基于FPGA技术对PCM码流进行处理的实现方法。变换后的数据写入RAM,与DSP配合可完成复杂的信号处理功能。 设计方案某新型通信设备中,在完成调度功能的板子上,需要进行PCM码流处理
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:81kb
    • 提供者:weixin_38604395
  1. EDA/PLD中的一种基于CPLD的压电生物传感器检测电路的设计

  2. 摘要:本文介绍了一种基于复杂可编程逻辑器件(CPLD)的压电生物传感器检测电路.该检测电路以高性能CPLD(MAX7128)为核心,实现了对压电生物传感器10MHz高频信号的测量与采集,以及所采集的频率数据动态、实时显示以及频率数据串行通信等功能.该电路体积小、集成度高,具有可靠性高、实时性高的特点.此外该系统还可以通过RS-232串行接口与计算机连接进行数据传输和数据存储及分析.详细阐明了系统整体结构设计以及系统硬件部分的实现,并给出了CPLD内核仿真结果和数据采集软件实测频率曲线.  关键词
  3. 所属分类:其它

    • 发布日期:2020-12-07
    • 文件大小:192kb
    • 提供者:weixin_38504417