点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - EDA/PLD中的有多种定义输入偏移约束的方式
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
EDA/PLD中的有多种定义输入偏移约束的方式
图1所示为实际的边沿对齐DDR接口,其中考虑了时钟抖动和数据边界。 图1 实际的边沿对齐源同步时序 有多种定义输入偏移约束的方式,约束DDR源同步接口的最好的方法是使用RISING和FALLING定义时序组,然后分别对每个组做输入偏移约束。关键字RISING和FALLING用来区分上下沿驱动寄存器,图2给出了一个例子,我们将在后面对其进行约束。 图2 DDR约束和时序示意 约束的第1个步骤是生成RISING和FALLING时序组,如图3所示的
所属分类:
其它
发布日期:2020-11-17
文件大小:115kb
提供者:
weixin_38655561