您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. VHDL 程序举例打包,应该有你想要的

  2. VHDL 程序举例 文件夹中包括下面程序 -------------------------------------------------------------------------------- NOTE:该程序参考FPGA中文网站 重要说明:不同软件对VHDL语法的支持范围是不一样的,以下程序中的某些语句可能不能运行在所有的软件平台之上,因此程序可能要作一些修改,同时务必注意阅读程序中的注释。以下部分程序为txt格式,请自行另存为vdh后缀的文件。有些EDA软件要求ENTITY的名称
  3. 所属分类:网络攻防

    • 发布日期:2009-07-23
    • 文件大小:42kb
    • 提供者:engddy
  1. EDA/PLD中的基于FPGA的数字秒表的设计

  2. 应用VHDL语言设计数字系统,很多设计工作可以在计算机上完成,从而缩短了系统的开发时间,提高了工作效率。本文介绍一种以FPGA为核心,以VHDL为开发工具的数字秒表,并给出源程序和仿真结果。   1 系统设计方案   1.1 系统总体框图   数字秒表主要有分频器、计数模块、功能控制模块、势能控制模块和显示输出模块组成。系统框图如图1所示。   本次的设计仿真选用以EPlC6Q240芯片为核心的FPGA开发板,该开发板提供了较完善的外围周边电路和信号接口,并提供了一块4位7段数码
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:334kb
    • 提供者:weixin_38741195
  1. EDA/PLD中的FPGA功能仿真方法拓展——集成环境仿真

  2. 功能仿真在FPGA的设计流程中是至关重要的,通过仿真可及时修改源程序的错误,得到正确设计。传统仿真方法是分别对每个独立的FPGA功能模块或子模块进行仿真,此方法有一弊处就是忽略了与其他器件的关联,对可信度产生影响。   集成仿真就是把待测FPGA功能块、关联FPGA功能块和相关器件模型同时放在一个测试平台,利用此平台进行对待测FPGA模块或子模块进行仿真。此方法最显然的是加入了关联器件,仿真更加完整。关键技术在于测试源代码VHDL文件按照相关标准的编写,并多次修改,以使仿真通过。  来源:zh
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:31kb
    • 提供者:weixin_38660359
  1. EDA/PLD中的FPGA的VHDL源程序

  2. EDA/PLD中的FPGA的VHDL源程序
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:266kb
    • 提供者:weixin_38562329
  1. EDA/PLD中的基于FPGA的直接数字频率合成技术设计

  2. 摘要:介绍了利用现场可编程逻辑门阵列FPGA实现直接数字频率合成(DDS)的原理、电路结构和优化方法。重点介绍了DDS技术在FPGA中的实现方法,给出了采用ALTERA公司的ACEX系列FPGA芯片EP1K30TC进行直接数字频率合成的VHDL源程序。 关键词:直接数字频率合成(DDS);现场可编程逻辑门阵列(FPGA);EP1K30TC-144直接数字频率合成(Direct Digital Fraquency Syn-thesis即DDFS,一般简称DDS)是从相位概念出发直接合成所需
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:84kb
    • 提供者:weixin_38729336
  1. EDA/PLD中的VGA图像控制器的CPLD/FPGA设计与实现

  2. 摘 要: 本文介绍了一种利用可编程器件CPLD/FPGA实现VGA图像控制器的VHDL设计方案,并给出了一些重要模块的VHDL源程序。 关键词: VGA;VHDL;CPLD/FPGA;仿真综合;EDA 现代电子设计技术的核心是EDA技术。EDA技术依赖功能强大的计算机,在EDA软件工具平台上,以硬件描述语言VHDL为系统逻辑描述的主要手段完成系统设计。 利用可编程器件CPLD/FPGA实现VGA彩色显示控制器在工业现场中有许多实际应用。以硬件描述语言VHDL对可编程器件进行功能模块设计、仿真综合
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:81kb
    • 提供者:weixin_38625559