您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA/PLD中的基于FPGA和DSP的1394b双向数据传输系统

  2. 摘要:IEEE 1394串行总线以其高速实时性的特点和灵活可配置的拓扑结构为提高系统性能提供了一种有效的途径。文中介绍了IEEE Std 1394b总线系统的功能和特点,并以FPGA和DSP为控制核心设计了1394b双向数据总线传输系统,最后阐述了系统的硬件设计、工作流程以及总线的配置过程。   0 引言   随着时代和技术的发展,对于数据总线带宽的要求越来越高,现有的总线标准越来越难以满足实际应用中对高总线速率的要求。先进的总线技术对于解决系统的瓶颈,提高系统性能起着至关重要的作用,同时为
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:210kb
    • 提供者:weixin_38500630
  1. EDA/PLD中的基于FPGA的帧同步系统设计方案

  2. 摘要:本文介绍了集中式插入法帧同步系统的原理,分析了帧同步系统的工作流程。采用模块化的设计思想,利用VHDL设计了同步参数可灵活配置的帧同步系统,阐述了关键部件的设计方法,提出了一种基于FPGA的帧同步系统设计方案。   在Xilinx的FPGA器件XC3S200-4FT200上对方案中设计的帧同步系统进行了实现,利用Modelsim 6.0软件进行了仿真测试。仿真结果表明,本方案设计的同步系统工作稳定,满足性能要求。   0 引言   在数字通信系统中,发送端一般以一定数目的码元组成一个
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:263kb
    • 提供者:weixin_38502814
  1. EDA/PLD中的从硬件角度讨论FPGA开发框架

  2. FPGA采用了逻辑单元阵列概念,内部包括可配置逻辑模块、输出输入模块和内部连线三个部分。每一块FPGA芯片都是由有限多个带有可编程连接的预定义源组成来实现一种可重构数字电路。     长久以来新型FPGA的功能和性能已经为它们赢得系统中的核心位置,成为许多产品的主要数据处理引擎。     鉴于FPGA在如此多应用中的重要地位,采取正式且注重方法的开发流程来处理FPGA设计比以往更加重要。该流程旨在避免开发周期后期因发现设计缺陷而不得不进行费时费钱的设计修改,而且该缺陷还可能对项目进度计划、成
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:132kb
    • 提供者:weixin_38704386
  1. EDA/PLD中的通过EDA设计工具了解FPGA的设计流程

  2. 对于初学者而言,FPGA的设计流程是否显的"又臭又长"呢?呵呵,如果真的有这样的感觉,没有关系,下面我就通过对软件的使用来了解FPGA的设计流程。     1)使用synplify pro对硬件描述语言编译并生成netlist     综合前要注意对器件的选择,方法是在project->implementation option中对要下载的器件和网表的生成情况进行选择。综合后的网表有两种: RTL级网表和门级网表(gate netlist),通过对网表的分析可以对设计的实现方式有初步的
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:106kb
    • 提供者:weixin_38571453
  1. EDA/PLD中的赛灵思ISE12.2设计套件强化部分可重配置FPGA技术

  2. 赛灵思公司(Xilinx, Inc.)近日宣布推出其第四代部分可重配置设计流程,以及智能时钟门控技术的多项全新强化方案,可针对Virtex-6 FPGA设计中BRAM(block-RAM)降低24%的动态功耗。设计人员即日起即可下载ISE12.2设计套件,利用其简便易用、直观的部分可重配置设计流程,进一步降低功耗和整体系统成本。同时,最新推出的ISE版本还可提供一项低成本仿真方案, 支持嵌入式设计流程。   赛灵思 ISE 设计套件高级市场营销总监 Tom Feist 指出:“由于系统日趋复杂
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:80kb
    • 提供者:weixin_38664989
  1. EDA/PLD中的DVB-S射频调制的FPGA实现

  2. 摘  要: 一种采用AD9789与FPGA相结合,在FPGA上实现全数字QPSK射频调制的方案。介绍了AD9789的接口设计及配置流程,并给出了设计实例。   DVB-S标准只是规定了信道编码及调制方式,没有提供具体的射频调制方案,DVB-S标准要求载波的频率范围为950 MHz-2150 MHz,由于受到FPGA内部资源运算速度的限制,一般只能实现中频调制[1]。传统的射频调制是在中频调制后加模拟上变频,如中频调制之后采用AD8346[2]进行射频调制,但这样就增加了设计的复杂度及成本。本文
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:266kb
    • 提供者:weixin_38581777
  1. EDA/PLD中的基于模块化设计方法实现FPGA动态部分重构

  2. 摘要:介绍了Xilinx FPGA的配置原理和FPGA模块化设计流程以及划分重构模块的原则。通过一个实例介绍了采用模块化设计方法实现Virtex-E FPGA动态部分重构的过程,能使重构模块在系统运行时改变其逻辑功能,而固定模块逻辑功能不中断,同时器件的重构时间大大减少。   随着可编程技术的不断发展,FPGA被广泛应用于电子设计的各个领域。新的设计思想和设计方法也被不断的提出和应用,如FPGA的动态部分重构技术。所谓动态重构是指对于时序变化的数字逻辑系统,其时序逻辑的发生,不是通过调用芯片内
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:239kb
    • 提供者:weixin_38599537
  1. EDA/PLD中的FPGA可重复配置和测试系统的实现

  2. 从制造的角度来讲,FPGA测试是指对FPGA器件内部的逻辑块、可编程互联线、输入输出块等资源的检测。完整的FPGA测试包括两步,一是配置FPGA、然后是测试FPGA,配置FPGA是指将FPGA通过将配置数据下载编程使其内部的待测资源连接成一定的结构,在尽可能少的配置次数下保证FPGA内部资源的测试覆盖率,配置数据称为TC,配置FPGA的这部分时间在整个测试流程占很大比例;测试FPGA则是指对待测FPGA施加设计好的测试激励并回收激励,测试激励称为TS。   通常来说,要完成FPGA内部资源的完
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:141kb
    • 提供者:weixin_38548817
  1. EDA/PLD中的基于FPGA的图形点阵液晶显示模块的应用设计

  2. 摘要:提出了一种基于FPGA和T6963C模块来控制液晶显示的实现方法。介绍了液晶显示控制器T6963C的性能特点,给出了FPGA与液晶显示屏WG240128B的硬件接口电路、软件设计流程和液晶显示程序。   0引言   由于液晶显示具有可编程驱动、接口控制方便、体积小、功耗低、具有良好的可视化人机界面等优点。因而在移动通信终端、便携计算机、GPS卫星定位系统等领域,尤其是便携式仪器仪表中得到了广泛应用。FPGA的超大规模集成优势和内部逻辑单元的可重复配置特点。使得其在芯片控制和接口设计中成
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:445kb
    • 提供者:weixin_38734200
  1. EDA/PLD中的CPLD/FPGA器件的开发过程

  2. 实现PLD器件功能最关键的技术是计算机辅助设计(CAD)。CAD技术和设计软件及开发环境对于 CPLD/FPGA的设计至关重要,尤其是FPGA器件更依赖于开发软件,CPLD/FPGA器件厂商都推出了自己的集成 开发环境(IDE),Xilinx公司最新的IDE为ISE 9.1,Altera公司的IDE为QUARTUS II。应用这些IDE软件 ,可以实施以下任务:初始的设计输人、综合、实现(包括翻译、映射、布局布线)、仿真验证及器件的 下载配置,来完成完整的设计流程,如图1所示。 图1    G
  3. 所属分类:其它

    • 发布日期:2020-11-13
    • 文件大小:55kb
    • 提供者:weixin_38551431
  1. EDA/PLD中的基于FPGA的惯导系统温控电路接口设计

  2. 摘要:本文介绍了一种基于FPGA的光纤陀螺惯导系统温控电路接口设计。主要说明了温控电路整体结构,温控电路工作流程,FPGA与外围电路的通信接口和FPGA的逻辑设计等几个方面。   1 引言   采用光纤陀螺的捷联惯性导航系统是一种极具发展潜力的导航系统,对于其核心部件的光纤陀螺,尤其是中高精度光纤陀螺,环境温度带来的漂移是不容忽视的,因此对系统进行温度控制很有必要。温度控制电路是整个温控系统的硬件基础,其中涉及到温度采集,与微处理器通信,串口输出,控制数模转换芯片等多个组成部分。本文提出一种
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:212kb
    • 提供者:weixin_38667835
  1. EDA/PLD中的基于FPGA设计DSP的实践与改进

  2. 摘要:基于通用处理器加上 FPGA的架构方案可以简化 DSP系统的设计,但对现行的设计流程进行分析,发现由于软硬件设计人员工作之间存在设计迭代,使得开发过程中存在较大时间冗余。为此,引入 EDA设计工具对流程进行改进,通过对正弦信号模型和 AM调制模型进行实践,结果表明:新设计流程对DSP系统开发效率的提高效果明显。   当设计的系统需要对数字信号进行处理时,常采用通用 DSP(Digital Signal Process)处理器,这样的设计方案通用性好,且还有各种较为成熟的 DSP算法可以参
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:234kb
    • 提供者:weixin_38517728
  1. EDA/PLD中的FPGA 重复配置和测试的实现

  2. 从制造的角度来讲,FPGA测试是指对FPGA器件内部的逻辑块、可编程互联线、输入输出块等资源的检测。完整的FPGA测试包括两步,一是配置FPGA、然后是测试FPGA,配置FPGA是指将FPGA通过将配置数据下载编程使其内部的待测资源连接成一定的结构,在尽可能少的配置次数下保证FPGA内部资源的测试覆盖率,配置数据称为TC,配置FPGA的这部分时间在整个测试流程占很大比例;测试FPGA则是指对待测FPGA施加设计好的测试激励并回收激励,测试激励称为TS。   通常来说,要完成FPGA内部资源的完
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:138kb
    • 提供者:weixin_38518006
  1. EDA/PLD中的基于FPGA的PCI总线接口硬件调试策略

  2. 0 引言   在FPGA的设计流程中,完成设计输入以及成功综合、布局布线,只能说明设计符合一定的语法规范,而并不能保证其满足设计人员对功能的要求,因而需要通过仿真对设计进行验证。仿真验证的目的是为了发现设计的问题,而一旦发现,就需要千方百计地通过调试找到问题所在,这其实也是设计中比较困难的。   随着FPGA可编程器件容量的不断增大和设计复杂度的日益提高,功能调试已经成为一个很繁重的任务。为了使设计的产品尽快投入市场,设计人员需要一种简易有效的测试工具,以尽可能缩短测试时间,提高测试效率。传
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:167kb
    • 提供者:weixin_38719719
  1. EDA/PLD中的赛灵思推出 ISE 12设计套件用智能时钟门控技术

  2. 赛灵思公司(Xilinx, Inc.)日前推出 ISE 12软件设计套件,实现了具有更高设计生产力的功耗和成本的突破性优化。ISE 设计套件首次利用“智能”时钟门控技术,将动态功耗降低多达 30%。此外,该新型套件还提供了基于时序的高级设计保存功能、为即插即用设计提供符合 AMBA 4 AXI4 规范的IP支持,同时具备第四代部分重配置功能的直观设计流程,可降低多种高性能应用的系统成本。   在为所有 Xilinx:registered: Virtex:registered:-6 和 Spar
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:84kb
    • 提供者:weixin_38571453
  1. EDA/PLD中的FPGA功能仿真方法拓展——集成环境仿真

  2. 功能仿真在FPGA的设计流程中是至关重要的,通过仿真可及时修改源程序的错误,得到正确设计。传统仿真方法是分别对每个独立的FPGA功能模块或子模块进行仿真,此方法有一弊处就是忽略了与其他器件的关联,对可信度产生影响。   集成仿真就是把待测FPGA功能块、关联FPGA功能块和相关器件模型同时放在一个测试平台,利用此平台进行对待测FPGA模块或子模块进行仿真。此方法最显然的是加入了关联器件,仿真更加完整。关键技术在于测试源代码VHDL文件按照相关标准的编写,并多次修改,以使仿真通过。  来源:zh
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:31kb
    • 提供者:weixin_38660359
  1. EDA/PLD中的EDK简介

  2. EDK是Xilinx提供的用于构建基于Xilinx FPGA的嵌入式系统设计工具套件,在本章中将系统地介绍该工具的有关些概念,并通过范例来说明其使用方法,以及嵌入式设计的技巧。   基本的嵌入式设计流程如下图所示。   图1 基本的嵌入式设计流程   说明如下。   (1)在基于EDK的嵌入式系统设计过程中ISE软件一般在后台运行,XPS工具会通过功能调用的形式来访问ISE中的各种实现模块,并完成后端的实现工作。   (2)xPS主要用于嵌入式系统的硬件部分的设计,如处理器的硬件规
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:69kb
    • 提供者:weixin_38644097
  1. EDA/PLD中的FPGA设计流程

  2. Altera的Quartus:registered: II 是业内领先的FPGA设计软件,具有最全面的开发环境,实现无与伦比的性能表现,而且效率高,易于使用。详细的FPGA设计流程信息可以参考以下的网页: Quartus II 在线演示 Quartus II 使用手册简介 (PDF) Quartus II 手册 EDA合作伙伴设计流程支持 Quartus II 软件在设计流程方法、系统设计、时序逼近方法、系统内验证技术以及第三方EDA支持等方面都具有其独特的优势。下面是Quartus
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:87kb
    • 提供者:weixin_38520192
  1. EDA/PLD中的使用 PlanAhead Design 工具提高设计性能

  2. PlanAhead 软件提供了一种解决方案   越来越多的客户在赛灵思:registered: PlanAhead:trade_mark: 设计分析工具提供的层次化设计方法学中找到解决方案。PlanAhead 软件为 FPGA 设计流程增加了可视性和控制。通过解决物理方面(介于逻辑综合和实现工艺之间)的问题,您可在您的设计结果中实现性能的提高。   虽然先进的 FPGA 综合产品为几百万门设计提供极高的自动优化水平,许多设计者仍需要具有更多启发性的技术,以达到最佳性能目标。通过提供早期分
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:105kb
    • 提供者:weixin_38640150
  1. EDA/PLD中的FPGA设计全流程

  2. 第一章 Modelsim编译Xilinx库 本章介绍如何编译HDL必须的Xilinx库和结构仿真。 创建将被编译库的目录 在编译库之前,最好先建立一个目录(事实上必须建立一个目录),步骤如下。(假设Modelsim的安装目录是“$Modeltech_6.0”,ISE的安装目录是“$Xilinx”) ◆ 在“$Modeltech_6.0/”目录下建立一个名为XilinxLib的文件夹; ◆ 启动Modelsim后,从“File”菜单项中点击“Change Directory”并指定到刚刚建立的那个
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:81kb
    • 提供者:weixin_38743968
« 12 »