您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. EDA/PLD中的FPGA高速收发器设计原则

  2. 高速收发器(SERDES)的运用范围十分广泛, 包括通讯、计算机、工业和储存,以及必须在芯片与芯片/模块之间、或在背板/电缆上传输大量数据的系统。但普通高速收发器的并行总线设计已无法满足现在的要求。将收发器整合在FPGA中,成为解决这一问题的选择办法。   高速设计用FPGA   具备嵌入式数Gb收发器的低功耗FPGA架构,它能让设计人员利用高生产率的EDA工具提供实体层和逻辑层建构模块,研发出低成本的小型系统,使得设计师能够快速解决协议和速率的变化问题,以及为了提高性能和增加新功能时,必须
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:106kb
    • 提供者:weixin_38518006
  1. EDA/PLD中的利用高速FPGA设计PCB的要点及相关指导原则

  2. 随着现场可编程门阵列(FPGA)已发展成为真正的可编程系统级芯片,利用这些芯片设计印制电路板(PCB)的任务变得愈加复杂。目前动辄数百万门的电路密度和6Gbps以上的收发器数据传输率及其它考虑事项影响着系统开发人员在机械和电气方面的板级设计工作。裸片、芯片封装和电路板构成了一个紧密连结的系统,在这个系统中,要完全实现FPGA的功能,需要对PCB板进行精心设计。   采用高速FPGA进行设计时,在板开发之前和开发期间对若干设计问题进行考虑是十分重要的。其中包括:通过滤波和在PCB板上的所有器件上
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:172kb
    • 提供者:weixin_38662089