您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 一种基于vhdl的eda密码锁

  2. Keywords Digital password2lock FPGA VHDL  MAX+ PLUS Ⅱ 为了进一步减少现有数字密码锁系统的规模,提高其性能的灵活性,本文利用 EDA技术,用VHDL 语言, 在MAX+ PLUSⅡ环境下,设计了一种新型的数字密码锁,它体积小、功耗低、价格便宜、安全可靠,维护和 升级都十分方便,具有较好的应用前景
  3. 所属分类:硬件开发

    • 发布日期:2009-12-25
    • 文件大小:178176
    • 提供者:yutong1024
  1. FPGA实现万年历数码管显示 有星期显示

  2. 在LB0开发套件上实现万年历功能,其中年月日可调,还可切换时分秒计时,并且还有星期显示
  3. 所属分类:硬件开发

    • 发布日期:2013-07-27
    • 文件大小:7340032
    • 提供者:gbw0601
  1. 一种出租车计价器FPGA的设计和实现

  2.  FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。本文针对FPGA器件,用EDA工具软件Max+P1usⅡ,设计了一种出租车的计价器,它可以以十进制数的形式,直观地显示出租车行驶的里程和乘客应付的费用,具有一定的实际应用价值。
  3. 所属分类:其它

    • 发布日期:2020-08-26
    • 文件大小:373760
    • 提供者:weixin_38502292
  1. EDA/PLD中的一种三轴伺服控制器的设计优化

  2. 目前伺服控制器的设计多以DSP或MCU为控制核心,伺服控制器是用来控制伺服马达的一种器件,一般是通过位置、速度和力矩三种方式对伺服马达进行控制,实现高精度的传动系统定位。 从结构上看,伺服控制器和变频器差不多,但对元器件的要求精度和可靠性更高。目前主流的伺服控制器均采用数字信号处理器(DSP)作为控制核心,可以实现比较复杂的控制算法,实现数字化、网络化和智能化。功率器件普遍采用以智能功率模块(IPM)为核心设计的驱动电路,IPM内部集成了驱动电路,同时具有过电压、过电流、过热、欠压等故障检测保护
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:152576
    • 提供者:weixin_38630612
  1. 分析基于FPGA的感应加热逆变控制系统

  2. 引言   FPGA的迅速发展使电子系统由原来的集成电路发展到集成系统。使用EDA工具开发基于FPGA的数字控制系统的新技术方法为当代电子界所关注。近来,FPGA在通信领域得到了广泛的应用,在电力电子系统中却并不多,基于这种情况,本课题主要研究FPGA在电源系统中的应用,用FPGA来实现感应加热电源系统的控制器。 本文首先根据系统的性能指标设计了其总体方案:确定了主电路的拓扑结构为串联谐振式,功率调节方式为容性移相调功;计算确定了系统中各个元件的参数和型号;设计实现了系统所需的各个硬件电路。其次采
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:308224
    • 提供者:weixin_38656374
  1. EDA/PLD中的现代FPGA设计的能源优化方案

  2. 引言   减少FPGA的功耗可带来许多好处,如提高可靠性、降低冷却成本、简化电源和供电方式、延长便携系统的电池寿命等。无损于性能的低功耗设计 既需要有高功率效率的FPGA架构,也需要有能驾驭架构组件的良好设计规范。   本文将介绍FPGA的功耗、流行的低功耗功能件以及影响功耗的用户选择方案,并探讨近期的低功耗研究,以洞察高功率效率FPGA的未来趋势。   1  功耗的组成部分   FPGA的功耗由两部分组成:动态功耗和静态功耗。信号给电容性节点充电时产生动态功耗。这些电容性节点可以是内部
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:179200
    • 提供者:weixin_38654944
  1. EDA/PLD中的FPGA的学习及注意事项

  2. 1 基础问题   FPGA的基础就是数字电路和HDL语言,想学好FPGA的人,建议床头都有一本数字电路的书,不管是哪个版本的,这个是基础,多了解也有助于形成硬件设计的思想。 在语言方面,建议初学者学习Verilog语言,VHDL语言语法规范严格,调试起来很慢,Verilog语言容易上手,而且,一般大型企业都是用Verilog语言。   2 EDA工具问题   熟悉几个常用的就可以的,开发环境QuartusII ,或ISE 就可以了,这两个基本是相通的,会了哪一个,另外的那个也就很Easy了
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:62464
    • 提供者:weixin_38731479
  1. EDA/PLD中的采用FPGA解决DSP设计难题

  2. DSP对电子系统设计来说非常重要,因为它能够迅速地测量、过滤或压缩即时的模拟信号。这样有助于实现数字世界和真实(模拟)世界的通信。但随着电子系统进一步精细化,需要处理多种模拟信号源,迫使工程师不得不做出艰难的决策。是使用多个DSP并将其功能与系统的其余部分同步更具优势?还是采用一个能够处理多功能的具有精细软件的高性能DSP更具优势?   由于当今的系统非常复杂,在许多情况下,单DSP的实现方案根本没有足够的处理能力。同时,系统架构也不能满足多芯片系统带来的成本、复杂性和功耗要求。   FPG
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:370688
    • 提供者:weixin_38664469
  1. EDA/PLD中的基于FPGA技术高频疲劳试验机控制器的设计

  2. 1 简介   现场可编程门阵列FPGA(FieldProgrammable Gate Array)是美国Xilinx公司于1984年首先开发的一种通用型用户可编程器件。FPGA既具有门阵列器件的高集成度和通用性,又有可编程逻辑器件用户可编程的灵活性。   FPGA由可编程逻辑单元阵列、布线资源和可编程的I/O单元阵列构成,一个FPGA包含丰富的逻辑门、寄存器和I/O资源。一片FPGA芯片就可以实现数百片甚至更多个标准数字集成电路所实现的系统。   FPGA的结构灵活,其逻辑单元、可编程内部
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:84992
    • 提供者:weixin_38656374
  1. EDA/PLD中的FPGA架构的功耗

  2. 减少FPGA的功耗可带来许多好处,如提高可靠性、降低冷却成本、简化电源和供电方式、延长便携系统的电池寿命等。无损于性能的低功耗设计既需要有高功率效率的FPGA架构,也需要有能驾驭架构组件的良好设计规范。   本文将介绍FPGA的功耗、流行的低功耗功能件以及影响功耗的用户选择方案,并探讨近期的低功耗研究,以洞察高功率效率FPGA的未来趋势。   功耗的组成部分   FPGA的功耗由两部分组成:动态功耗和静态功耗。信号给电容性节点充电时产生动态功耗。这些电容性节点可以是内部逻辑块、互连架构中的
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:183296
    • 提供者:weixin_38747946
  1. EDA/PLD中的基于FPGA的多按键状态识别系统设计方案

  2. 1 引言   按键作为普通的输入外设,在仪器仪表工业设备和家用电器中得到广泛应用。目前,按键输入电路Ⅲ主要有2种:一种是非扫描方式可以判断多键状态(允许多键同时动作),但是不适用于大量按键情况,所需I/0端口多;另一种是扫描阵列方式,适用于大量按键,但不能多键同时动作。因此,需要开发一种既适合大量按键又适合多键同时动作,并能节省单片机(MCU)的口线资源的多按键状态识别系统。这里提出一种利用FPGA的I/0端口数多和可编程的特点,采用VHDL语言的多按键状态识别系统,实现识别60个按键自由操作
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:266240
    • 提供者:weixin_38693084
  1. EDA/PLD中的基于Linux平台的FPGA驱动开发

  2. Linux操作系统的全称是GNU/Linux,它是由GNU工程和Linux内核两个部分共同组成的一个操作系统。该系统中所有组件的源代码都是自由的,可以有效保护学习成果,因而在嵌入式领域得到了广泛的应用。   FPGA是英文Field Programmable Gate Array的缩写,即现场可编程门阵列,该器件是作为专用集成电路ASIC (Application Specific Integrated Circuit)领域中的一种半定制电路而出现的,它的出现既解决了定制电路的不足,又克服了原
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:159744
    • 提供者:weixin_38599231
  1. EDA/PLD中的FPGA 设计当中的功耗问题

  2. 随着FPGA的密度越来越高,设计者们正在节能降耗方面取得越来越多的进展。出现降低功耗这一趋势的另一个原因是FPGA正在越来越广泛地应用于智能手机、媒体播放器、游戏机、卫星导航设备以及数码相机/摄像机等便携式设备当中。对于消费电子设备以及医疗、工业,甚至军事设备来说,功耗也许算是选择FPGA时最重要的因素了。系统可靠性的提高和易升级性也是需要考虑的重要因素。选择过程中的其他标准还包括成本、容量、性能、功能、功率和封装等。   基于FPGA的系统设计有4个主要的功耗组成部分:   浪涌功耗  
  3. 所属分类:其它

    • 发布日期:2020-11-05
    • 文件大小:83968
    • 提供者:weixin_38740391
  1. EDA/PLD中的基于 FPGA的音乐流水灯控制系统的设计

  2. 摘要:介绍一种基于 FPGA的音乐流水灯控制器, 采用硬件描述语言对其进行描述, 分别实现乐曲的播放和同步流水灯的闪烁。并构建一个 SOPC系统, 集成 LCD模块来显示实时音乐的音阶值和频率强度。最后在 A ltera公司的FPGA多媒体开发平台 DE2上进行实现。   FPGA是现场可编程门阵列的简称, 它既有门阵列器件的高度集成和通用性, 又有可编程逻辑器件用户可编程的灵活性。通过 FPGA实现音乐流水灯的控制, 实质上就是将不同音阶与特定频率的方波信号对应起来, 以方波信号驱动蜂鸣器发
  3. 所属分类:其它

    • 发布日期:2020-11-04
    • 文件大小:229376
    • 提供者:weixin_38616359
  1. EDA/PLD中的FPGA 电路动态老化技术研究

  2. 摘 要:近年来,随着FPGA 电路在军工和航天领域的广泛应用,用户对FPGA 电路的可靠性要求也越来越高。在集成电路的可靠性*估试验中,动态老化试验是最重要的试验之一,FPGA 动态老化技术的实现可以提高FPGA 电路的可靠性。文章通过研究FPGA 电路内部结构和功能模块,讨论FPGA 电路加载配置过程的原理和流程,通过对动态老化和静态老化的对比试验和结果分析,研究出FPGA 电路动态老化试验方法,并在工程实践中得到了成功实现和应用。   1 引言   FPGA 是现场可编程门阵列(Fiel
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:216064
    • 提供者:weixin_38506182
  1. EDA/PLD中的基于FPGA 的卫星便携站的同步数字复接器的设计

  2. 在便携式数字卫星通信系统中,为了扩大传输容量和提高传输效率,满足同时传输几种业务的需求,通常采用时分复用的方法,将若干个低速数字码流按一定格式合并成一个高速数据码流,以便在一条信道中传输,使各个业务信号互相不产生干扰,实现此功能的设备就是数字复接系统。   便携式卫星通信,要求实现平台集成度高、速度快、功耗小、体积小和成本低。现场可编程门阵列(FPGA) 在结构上由逻辑功能块排列为阵列,并由可编程的内部连线连接这些功能块,来实现一定的逻辑功能。特别适合上述要求的产品开发与小批量生产。   F
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:227328
    • 提供者:weixin_38571759
  1. EDA/PLD中的基于FPGA 与VHDL 的微型打印机的驱动设计

  2. 摘  要:为了取代传统利用单片机驱动微型打印机,使用Alt era 公司的FPGA 芯片EP3C25Q240C8N 设计驱动打印机的硬件控制电路,并正确控制微型打印机的工作时序。软件使用硬件描述语言VH DL 实现对微型打印机的时序控制,并通过Quar tus  软件平台下载到FPGA 调试通过,证明该方法行之有效,完全可以取代传统利用单片机来驱动微型打印机,且抗干扰性好,可靠性高,具有较强的可移植性。   0   引  言   FPGA 即现场可编程逻辑阵列。是在CPLD 的基础上发展起来
  3. 所属分类:其它

    • 发布日期:2020-11-03
    • 文件大小:299008
    • 提供者:weixin_38752907
  1. EDA/PLD中的关于多路同步串口的FPGA传输实现

  2. 随着集成电路技术的发展,FPGA和DSP以及ARM以其体积小、速度快、功耗低、设计灵活、利于系统集成、扩展升级等优点,被广泛地应用于高速数字信号传输及数据处理,以DSP+FPGA+ARM的架构组成满足实时性要求的高速数字处理系统已成为一种趋势,本文主要研究FPGA在高速多路数据传输中的应用。   系统结构   在DSP多路串行数据同时向ARM发送的系统中,因为数据通道有并行要求,应用FPGA硬件并行的特点,由FPGA并行接收多路数据,经过缓冲后再发送至ARM进行数据的高级处理的方案,系统结构
  3. 所属分类:其它

    • 发布日期:2020-11-12
    • 文件大小:153600
    • 提供者:weixin_38626080
  1. EDA/PLD中的通过USB接口实现FPGA 的SelectMap配置

  2. 摘要:本文提出了一种基于USB接口的FPGA SelectMap配置方式的实现方案。方案以大容量Spartan3 FPGA作为配置目标,选用Cypress EZ-USB FX2LP作为USB设备芯片,采用其内置的端点FIFO和GPIF状态机实现了一个高性能的配置数据传输通道,并设计了USB厂商请求来控制配置进程。方案具有配置灵活、成本低、速度快、实现简单的特点,目前已在很多软件无线电项目中得到应用,具有很强的实用性。   1. 引言   FPGA 器件结合了ASIC 的高性能和微处理器的灵活
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:242688
    • 提供者:weixin_38678394
  1. EDA/PLD中的基于FPGA的多按键状态识别系统设计

  2. 1 引言   按键作为普通的输入外设,在仪器仪表工业设备和家用电器中得到广泛应用。目前,按键输入电路Ⅲ主要有2种:一种是非扫描方式可以判断多键状态(允许多键同时动作),但是不适用于大量按键情况,所需I/0端口多;另一种是扫描阵列方式,适用于大量按键,但不能多键同时动作。因此,需要开发一种既适合大量按键又适合多键同时动作,并能节省单片机(MCU)的口线资源的多按键状态识别系统。这里提出一种利用FPGA的I/0端口数多和可编程的特点,采用VHDL语言的多按键状态识别系统,实现识别60个按键自由操作
  3. 所属分类:其它

    • 发布日期:2020-11-10
    • 文件大小:311296
    • 提供者:weixin_38711333
« 12 3 4 5 6 7 8 9 10 ... 44 »