您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 通信原理设计 EDA仿真波形

  2. 通信原理课程设计的仿真波形 分频器 3选1 8选1 D触发器 等仿真波形
  3. 所属分类:嵌入式

    • 发布日期:2009-07-07
    • 文件大小:353kb
    • 提供者:louldback
  1. :介绍了用EDA 技术设计电子电路的特点,并与传统的设计方法做了比较,描述了运用EDA 设计工

  2. :介绍了用EDA 技术设计电子电路的特点,并与传统的设计方法做了比较,描述了运用EDA 设计工 具VHDL 硬件描述语言设计函数信号发生器的过程,给出了程序代码和仿真波形
  3. 所属分类:嵌入式

    • 发布日期:2010-06-21
    • 文件大小:8mb
    • 提供者:MENGDALOU
  1. EDA实验数控分频器实验报告

  2. 实验报告包括代码编译截图,仿真波形;电路图,下载截图等等
  3. 所属分类:嵌入式

    • 发布日期:2010-11-15
    • 文件大小:161kb
    • 提供者:jwf891114
  1. 基于公共数据结构的EDA仿真波形分析技术

  2. 基于公共数据结构的EDA仿真波形分析技术.pdf 基于公共数据结构的EDA仿真波形分析技术.pdf
  3. 所属分类:嵌入式

    • 发布日期:2010-12-25
    • 文件大小:235kb
    • 提供者:jiankangshiye
  1. EDA交通灯仿真

  2. EDA交通灯仿真,附有完整代码。还有波形图。实现主干道和乡村道路的通行问题。当乡村道路有车辆时,信号S触发,主干道就绿灯六十秒,之后黄灯4秒,在就是乡村道路通行,时间十二秒……
  3. 所属分类:专业指导

    • 发布日期:2012-05-29
    • 文件大小:271kb
    • 提供者:ameidebaobeibei
  1. EDA梁祝演奏电路设计

  2. EDA“梁祝”演奏电路的全部设计程序,已经经过QUARTUSII调试,有仿真波形
  3. 所属分类:嵌入式

    • 发布日期:2008-12-20
    • 文件大小:2mb
    • 提供者:sleepy0911
  1. EDA 8层电梯控制器

  2. EDA 8层电梯控制器 有完整的仿真波形截图 还有完整的源程序
  3. 所属分类:嵌入式

    • 发布日期:2009-02-27
    • 文件大小:1mb
    • 提供者:huhuasheng
  1. EDA/PLD中的基于FPGA的串行外围接口SPI设计与实现

  2. 摘要: SPI 总线是一个同步串行接口的数据总线,具有全双工、信号线少、协议简单、传输速度快等特点。介绍了SPI 总线的结构和工作原理,对4 种工作模式的异同进行了比较,并着重分析了SPI 总线的工作时序。利用Verilog 硬件描述语言编写出SPI 总线的主机模块,经ModelSim 仿真得出相应的仿真波形。根据仿真波形分析,所设计的SPI 主机模块的功能是正确的。最后在Xilinx ISE 中对该模块进行综合与实现,并在FPGA 上完成了下载与验证。   引言   SPI(串行外围接口)
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:242kb
    • 提供者:weixin_38721119
  1. EDA/PLD中的基于VHDL的MTM总线主模块有限状态机设计

  2. 摘要:为了能够更简洁严谨地描述MTM总线的主模块有限状态机的状态转换,同时减少FPGA芯片功耗,提高系统稳定性,文中在分析MTM总线结构和主模块有限状态机模型的基础上,基于VHDL语言采用"单进程"式对该有限状态机进行了设计,并在QuartusⅡ开发软件中实现了对语言代码的编译及程序的时序仿真和功能仿真;通过对仿真波形图的分析验证了该状态机设计的正确性和有效性。   MTM总线(Module Testing and Maintenance bus,MTMbus)是一种同步、串行、用于系统级的背
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:320kb
    • 提供者:weixin_38701340
  1. 新型SDH系统设计及FPGA仿真

  2. 针对目前国内SDH系统中还没有一个专门的E1分接复用芯征,本文介绍一种用高级硬件描述语言VHDL及状态转移图完成该发接复用器的设计的新型设计方法及其FPGA实现。并给出了用Xilinx FoundaTIon tools EDA软件设计的电路仿真波形及Spartan XCS30XL完成FPGA实现的结果。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:175kb
    • 提供者:weixin_38682279
  1. EDA/PLD中的基于CPLD 的矩阵键盘扫描模块设计

  2. 摘要: 为了在不增加CPU 工作负担的前提下,实现标准键盘和矩阵键盘双键盘同时工作,提出了一种基于复杂可编逻辑器件(CPLD)的矩阵键盘扫描方案,实现了在矩阵键盘状态控制下CPLD 自动完成键盘扫描、编码、输出的功能,CPU 通过定时器中断服务程序定时查询矩阵键盘状态,并将按键值直接送入键盘缓冲区,供其他程序使用。   给出了CPLD 部分模块的VHDL 语言实现和仿真波形。在矩阵键盘的扫描、编码、输出完全不需CPU 控制的前提下,实现标准键盘和矩阵键盘双键盘同时使用。   在基于PC104
  3. 所属分类:其它

    • 发布日期:2020-11-04
    • 文件大小:657kb
    • 提供者:weixin_38526914
  1. EDA/PLD中的利用FPGA实现HDB3编解码功能

  2. 摘要:HDB3(三阶高密度双极性)码具有无直流分量、低频成分少、连零个数不超过3个、便于提取时钟信号等特点。通过对HDB3编解码原理进行分析和研究,提出一种基于FPGA的HDB3编解码实现方法,给出Verilog HDL语言的实现方法和仿真波形,完成硬件电路的设计和测试,采用该方法设计的HDB3编解码器已应用于相关实验设备中。   1 引言   数字通信系统的某些应用可对基带信号不载波调制而直接传输,其中传输线路对码型的要求如下:信码中不宜有直流分量,低频分量应尽可能的少,码型要便于时钟信号
  3. 所属分类:其它

    • 发布日期:2020-11-08
    • 文件大小:401kb
    • 提供者:weixin_38630697
  1. EDA/PLD中的基于CPLD和ISA总线的数据采集系统设计

  2. 摘要:介绍一种基于复杂可编程逻辑器件(CPLD)的数据采集系统,并给出详细的设计方案。计算机通过ISA总线实现与数据采集系统的指令和数据传输。通过VHDL编程实现CPLD对12位串行模数转换器ADS7816的控制。最后,给出该系统设计的仿真波形和测试结果。   数据采集是工业测量和控制系统中的重要部分。它是测控现场的模拟信号源与上位机之间的接口,其任务是采集现场连续变化的被测信号。系统应将所采集的模拟数据信号尽可能真实、不失真地显示给控制人员。   随着计算机技术和EDA技术的发展,由于复杂
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:276kb
    • 提供者:weixin_38685831
  1. EDA/PLD中的基于FPGA的双口RAM与PCI9O52接口设计

  2. 摘要:为了解决PCI9052和双口RAM之间读写时序不匹配的问题,本设计采用可编程器件来实现它们之间的接口电路。此电路可以使系统更加紧凑。核心逻辑部分采用有限状态机实现,使控制逻辑直观简单,提高了设计效率。   通过仿真工具ModelSim Se对该接口电路进行了验证,得出的仿真波形符合要求。   O 引言   IDT70V28L(双口RAM)的存取时间大于20ns,PCI9052工作于25MHz,其存取时间要大于双口RAM的存取时间。PCI9052是发起交易的主动者,相当于一个慢速器件访
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:165kb
    • 提供者:weixin_38571759
  1. EDA/PLD中的CoolRunner-II UART和IrDA设计范例的实现

  2. ART和IrDA设计可以在内核电压1.8V,具有128个宏单元的器件CoolRunner2(XC2C128-TQG144C)中实现,并且提供了ISE环境下的源码及Testbench文件。  逻辑资源使用情况如表所示,剩余的资源可以实现用户逻辑。   如表  设计范例逻辑资源使用户逻辑   本设计提供了Verilog源代码及Testbench文件,可以对其进行功能验证和时序验证。如图1和如图2所示分别为ModelSim仿真发送及接收功能仿真波形。   如图1 IrDA_UART发送和
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:173kb
    • 提供者:weixin_38517904
  1. EDA/PLD中的仿真波形生成的功能块介绍

  2. 仿真波形通过LabVIEW的基本函数发生器函数生成。可以生成的波形包括常见的波形,如正弦波、锯齿波、方波和三角波4种。在本章创建的瞬态测量功能中可以实现对脉冲信号的转换处理及不同方式的瞬态测量,因此,可以在生成的基本波形上,加入噪声信号。此处选择高斯噪声信号生成器产生高斯噪声信号。                                                                                                            
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:120kb
    • 提供者:weixin_38542148
  1. EDA/PLD中的仿真波形的生成和显示

  2. 经过本文的基本函数发生器和高斯噪声波形函数处理后,可以得到4种基本波形和高斯噪声波形。这两种波形通过函数迭加后,生成加载有噪声信号的可用于实际分析的实际波形。次波形可 以通过波形图进行显示,在后面的瞬态测量特性中,该波形图中可以根据不同的瞬态测量要求显示不同的 测量结果。经过叠加后的仿真波形及波形显示的程序框图如图1所示,前面板如图2所示。该面板已经包括 基本函数发生器和高斯噪声波形中可调节的输入控件,以及仿真波形的显示控—测量结果波形图。   图1 仿真波形及其波形显示   图2 仿真波形
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:539kb
    • 提供者:weixin_38738977
  1. EDA/PLD中的EDA典型单元电路的可逆计数器

  2. 所谓可逆计数器,就是根据计数控制信号的不同,在时钟脉冲作用下,计数器可以进行加1或者减1操作的一种计数器。可逆计数器有一个特殊的控制端,这就是DR端。\u5f53DIR='0'时,计数器进行加1操作,\u5f53DIR='1'时,计数器就进行减1操作。   【例】 用VHDL设计一个八进制可逆计数器,并使用MAX+p1us Ⅱ进行仿真。   仿真结果如图所示。   如图  八进制可逆计数器BCNT8的仿真波形    来源:ks99
  3. 所属分类:其它

    • 发布日期:2020-11-16
    • 文件大小:183kb
    • 提供者:weixin_38739919
  1. EDA/PLD中的VHDL语言在EDA仿真中的应用

  2. 摘 要:介绍了VHDL语言及其基本特点,讨论了VHDL语言在EDA中的诸多优点,并以交通信号灯主控制电路的设计为例,说明了用VHDL语言设计数字电路的方法以及VHDL语言在数字电路设计仿真中的重要作用,给出了交通信号灯主控制电路的时序仿真波形。仿真结果表明VHDL语言应用于数字电路仿真是切实可行的,在跟踪性和快速性方面达到了令人满意的效果。  关键词:VHDL;仿真;EDA;数字电路   随着电子技术的发展,数字系统的设计正朝高速度、大容量、小体积的方向发展,传统的自 底而上的设计方法已难以
  3. 所属分类:其它

    • 发布日期:2020-12-01
    • 文件大小:189kb
    • 提供者:weixin_38717574
  1. VHDL语言在EDA仿真中的应用

  2. 摘 要:介绍了VHDL语言及其基本特点,讨论了VHDL语言在EDA中的诸多优点,并以交通信号灯主控制电路的设计为例,说明了用VHDL语言设计数字电路的方法以及VHDL语言在数字电路设计仿真中的重要作用,给出了交通信号灯主控制电路的时序仿真波形。仿真结果表明VHDL语言应用于数字电路仿真是切实可行的,在跟踪性和快速性方面达到了令人满意的效果。  关键词:VHDL;仿真;EDA;数字电路   随着电子技术的发展,数字系统的设计正朝高速度、大容量、小体积的方向发展,传统的自 底而上的设计方法已难以
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:245kb
    • 提供者:weixin_38656103
« 12 3 4 5 6 7 »