您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 简易电子琴(数字逻辑与数字系统课程设计报告)

  2. 摘 要 随着基于CPLD的EDA技术的发展和应用领域的扩大与深入,EDA技术在电子信息、通信、自动控制用计算机等领域的重要性日益突出。作为一个学电子信息专业的学生,我们必须不断地了解更多的新产品信息,这就更加要求我们对EDA有个全面的认识。本程序设计的是简易电子琴的设计。采用EDA作为开发工具,VHDL语言为硬件描述语言,MAX + PLUS II作为程序运行平台,所开发的程序通过调试运行、波形仿真验证,初步实现了设计目标。本程序使用的硬件描述语言VHDL,可以大大降低了硬件数字系统设计的入门
  3. 所属分类:C

    • 发布日期:2009-05-22
    • 文件大小:220kb
    • 提供者:chflh
  1. VHDL硬件描述语言基础

  2. 传统数字电路设计方法不适合设计大规模的系统。工程师不容易理解原理图设计的功能。 众多软件公司开发研制了具有自己特色的电路硬件描述语言(Hardware Descr iption Language,HDL),存在着很大的差异,工程师一旦选用某种硬件描述语言作为输入工具,就被束缚在这个硬件设计环境之中。因此,硬件设计工程师需要一种强大的、标准化的硬件描述语言,作为可相互交流的设计环境。
  3. 所属分类:嵌入式

    • 发布日期:2009-07-05
    • 文件大小:185kb
    • 提供者:jinxukangyi
  1. EDA课程设计报告--八位频率计

  2. 在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此,频率的测量就显得更为重要。测量频率的方法有多种,其中电子计数器测量频率具有精度高、使用方便、测量迅速,以及便于实现测量过程自动化等优点,是频率测量的重要手段之一。数字式频率计的测量原理有两类:一是直接测频法,即在一定闸门时间内测量被测信号的脉冲个数;二是间接测频法即测周期法,如周期测频法。直接测频法适用于高频信号的频率测量,通常采用计数器、数据锁存器及控制电路实现,并通过改变计数器阀门的时间长短
  3. 所属分类:硬件开发

    • 发布日期:2009-12-09
    • 文件大小:272kb
    • 提供者:yueh5
  1. 基于FPGA四路抢答器的设计

  2. 现场可编程门阵列(简称FPGA)是20世纪80年代中期出现的高密度可编程逻辑器件,采用SRAM开关元件的FPGA是易失性的,每次重新加电, FPGA都要重新装入配置数据。本文针对学生电子技术综合实验的要求,利用EDA技术中的Max + plusⅡ作为开发工具,设计了一款基于FPGA的智力竞赛抢答器。
  3. 所属分类:硬件开发

    • 发布日期:2010-07-11
    • 文件大小:2mb
    • 提供者:saddam119
  1. 组成原理--EDA入门

  2. 一、 实验目的 1、 了解并初步掌握使用QuartusII软件集成开发工具进行专用硬件电路设计的工作过程; 2、 了解并初步掌握使用VHDL表述电路功能设计; 3、 了解并初步掌握使用时序仿真方法验证电路逻辑功能; 4、 了解并初步掌握使用GW48试验台对设计电路进行硬件下载配置和测试。 二、 实验要求 1、 首先利用QuartusII完成“2选1多路选择器”电路的VHDL语言表达描述; 2、 设计时序仿真测试激励波形信号并进行电路功能的仿真测试; 3、 完成“2选1多路选择器”电路的硬件下载
  3. 所属分类:专业指导

    • 发布日期:2011-03-18
    • 文件大小:198kb
    • 提供者:loving_darling
  1. 利用有限状态机设计的数字密码锁

  2. 本系统是基于EDA作为开发工具,VHDL语言为硬件描述语言,QUARTUS II作为程序运行平台,所开发的程序通过调试运行、波形仿真验证,初步实现了设计目标。 本系统采用有限状态机进行设计,目的在于实现八位二进制,串行输入数字密码锁,并具有开锁与错误提示。开锁代码为八位二进制数,当输入代码的位数和位值与预先设置的密码一致时方可开锁,并使数码管显示由“B”变为“A”。
  3. 所属分类:专业指导

    • 发布日期:2011-05-19
    • 文件大小:266kb
    • 提供者:zxrcactus
  1. 数电课程设计基于FPGA的交通信号灯

  2. 本程序设计的是交通灯的设计。采用EDA作为开发工具,VHDL语言为硬件描述语言,quartusII作为程序运行平台,所开发的程序通过调试运行、波形仿真验证,实现设计目标。
  3. 所属分类:其它

    • 发布日期:2011-09-16
    • 文件大小:300kb
    • 提供者:dong337630939
  1. VHDL语言设计交通灯

  2. 本程序设计采用EDA作为开发工具,VHDL语言为硬件描述语言,quartusII作为程序运行平台,所开发的程序通过调试运行、波形仿真验证,实现设计目标。
  3. 所属分类:其它

    • 发布日期:2011-09-16
    • 文件大小:300kb
    • 提供者:dong337630939
  1. EDA实验报告

  2. 本实验通过使用基本门电路完成4选1数据选择器的设计,初步掌握EDA设计方法中的设计输入、编译、综合、仿真和编程的过程。实验结果可通过实验开发系统验证,在实验开发系统上选择高、低电平开关作为输入,选择发光二极管显示输出电平值。 本实验使用Quartus II 软件作为设计工具,要求熟悉Quartus II 软件的使用环境和基本操作,如设计输入、编译和适配的过程等。 实验中的设计文件要求用原理图方法输入,实验时,注意原理图编辑器的使用方法。例如,元件、连线、网络名的放置方法和放大、缩小、存盘、退出
  3. 所属分类:专业指导

    • 发布日期:2012-04-22
    • 文件大小:348kb
    • 提供者:muyuyue
  1. 温度采集系统电子电路设计

  2. 本文介绍了一种用单片机和EDA协同设计温度采集系统,该温度采集系统能够实现 PN结、热电阻(PT100)、热电偶(镍错一镍硅K型)3种方式的温度测量 可以满足不同的测量范围、不同的测量精度及不同场合的需要。本设计采用EDA作为开发工具,搭配单片机控制,使得整个设计具有较新的设计思想。
  3. 所属分类:其它

    • 发布日期:2020-07-17
    • 文件大小:53kb
    • 提供者:weixin_38612139
  1. 用单片机和 EDA协同设计温度采集系统

  2. 本文介绍了一种用单片机和EDA协同设计温度采集系统,该温度采集系统能够实现 PN结、热电阻(PT100)、热电偶(镍错一镍硅K型)3种方式的温度测量 可以满足不同的测量范围、不同的测量精度及不同场合的需要。本设计采用EDA作为开发工具,搭配单片机控制,使得整个设计具有较新的设计思想。
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:70kb
    • 提供者:weixin_38707356
  1. EDA/PLD中的基于CPLD/FPGA的CMI编码设计与实现

  2. 0 引言   CMI码是传号反转码的简称,它是一种应用于PCM四次群和光纤传输系统中的常用线路码型,具有码变换设备简单、有较多的电平跃变,含有丰富的定时信息,便于时钟提取,有一定的纠错能力等优点。   在高次脉冲编码调制终端设备中广泛应用作接口码型,在速率低于8 448 Kb/s的光纤数字传输系统中也被建议作为线路传输码型。   本文针对光纤通信传输码型的要求和CMI码的编码原理,介绍了一种以EPM系列7064芯片为硬件平台,以Max+PlusⅡ为软件平台,以VHDL为开发工具,适合于CP
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:140kb
    • 提供者:weixin_38646634
  1. EDA/PLD中的基于Max+PlusⅡ平台的CMI编码器的设计方案

  2. 0 引言   CMI码是传号反转码的简称,它是一种应用于PCM四次群和光纤传输系统中的常用线路码型,具有码变换设备简单、有较多的电平跃变,含有丰富的定时信息,便于时钟提取,有一定的纠错能力等优点。   在高次脉冲编码调制终端设备中广泛应用作接口码型,在速率低于8 448 Kb/s的光纤数字传输系统中也被建议作为线路传输码型。   本文针对光纤通信传输码型的要求和CMI码的编码原理,介绍了一种以EPM系列7064芯片为硬件平台,以Max+PlusⅡ为软件平台,以VHDL为开发工具,适合于CP
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:147kb
    • 提供者:weixin_38723527
  1. EDA/PLD中的基于VHDL的多功能可变模计数器设计

  2. 0 引 言   随着电子技术、计算机技术和EDA技术的不断发展,利用FPGA/CPLD进行数字系统的开发已被广泛应用于通信、航天、医疗电子、工业控制等领域。与传统电路设计方法相比,FPGA/CPLD具有功能强大,开发周期短,投资少,便于追踪市场变化及时修改产品设计,以及开发工具智能化等特点。近年来,FPGA/CPLD发展迅速,随着集成电路制造工艺的不断进步,高性价比的FPGA/CPLD器件推陈出新,使FPGA/CPLD成为当今硬件设计的重要途径。在FPGA/CPLD的应用设计开发中,VHDL语
  3. 所属分类:其它

    • 发布日期:2020-11-10
    • 文件大小:350kb
    • 提供者:weixin_38660295
  1. EDA/PLD中的利用OPC实现VC应用程序与PLC的数据交换

  2. 1  引言   VC(Visual  C++)是功能强大的一种Windows应用程序可视化软件开发工具。VC支持面向对象的设计方法,并可以使用功能强大的微软基础类库MFC(Micro - soft foundation class)。并且由于Microsoft公司在操作市场上的垄断地位,用VC开发出来的软件稳定性好、可移植性强,而且软件与硬件相互独立[1],可以用来开发控制系统的上层管理系统。RSView32是作为一种专门用于工业控制的组态软件,不仅包含了大量图形开发工具和现成图形库,使用户能
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:99kb
    • 提供者:weixin_38544075
  1. EDA/PLD中的CPLD应用于嵌入式系统与CAN总线网络通信

  2. 1.引言   可编程逻辑器件PLD(Programmable logic Device)就是由用户进行编程实现所需逻辑功能的数字专用集成电路ASIC。可编程逻辑器件在现代电子工程设计中得到了广泛应用。它是在PAL,GAL等逻辑器件的基础上发展起来的,具有高密度,高速度,低功耗体系结构和逻辑单元,灵活以及运用范围宽等特点,同时还具有设计周期短,制造成本低,开发工具先进,标准产品无需测试,质量稳定及可实时布线检验等优点。   现场总线技术广泛应用于工业和军用测控局域网中,它可以实现较远距离、较快
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:199kb
    • 提供者:weixin_38512659
  1. EDA/PLD中的基于GEF和EMF的JavaEE快速开发工具设计

  2. 0 引  言   作为Java语言的缔造者,Sun公司在1999年底发布了企业级Java平台J2EE——Java 2 Enterise Edition。随着J2EE 1.5标准的发布,Sun将J2EE正式更名为JavaEE。JavaEE并非是一个产品,而是一系列技术和标准的集合。具体JavaEE平台下的产品由各厂商实现,并遵循同一个标准。本文描述了一款基于GEF和EMF技术的JavaEE应用快速开发工具——jStudio,它可以快速、高效地自动生成基于Struts+Spring+Hiberna
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:97kb
    • 提供者:weixin_38748263
  1. EDA/PLD中的MEMEC Spartan-3E LC 开发工具套件

  2. 科汇(Memec)今天宣布推出 Spartan:trade_mark:-3E LC 开发工具套件。其演示板提供用于通用原型设计的低成本平台所需的基本接口和支持功能,非常适合评估Xilinx新推出的、成本极低廉的Spartan-3E系列FPGA的各种配置选项。 科汇推出的该电路板首次使用了144条引脚薄型四方扁平封装的10万门Xilinx Spartan-3E器件(XC3S100E-4TQ144)。整套工具包括Spartan-3E演示板和电源、用户指南以及参考设计,并提供Xilinx I
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:45kb
    • 提供者:weixin_38724663
  1. EDA/PLD中的科汇提供 Virtex-4 开发工具套件

  2. 科汇集团今天宣布推出科汇Virtex-4 FX LC开发工具套件,扩充其提供的嵌入式解决方案。这种工具套件以Xilinx的Virtex:trade_mark:-4 FX12 FPGA为基础,帮助设计人员完美地实现Xilinx器件中的嵌入式PowerPC:trade_mark: 和三模式以太网MAC。FX LC平台提供Xilinx器件片内先进功能所需的各种接口和支持电路。 作为Xilinx最大的全球分销商,科汇为全球客户提供全面而丰富的、支持Xilinx技术的实用嵌入式解决方案。科汇的FX
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:46kb
    • 提供者:weixin_38517904
  1. EDA/PLD中的基于FPGA的DS/CDMA解扩解调模块设计与实现

  2. 在CDMA通信系统中,用于基站信号转发的接收机是一个核心模块,一台接收机只是处理一路用户的解扩解调显然是不合理的,为了提高接收机的效率和降低成本,有必要设计一种多路CDMA信号通用解扩解调平台。而FPGA具有功能强大,开发工程投资小,周期短,可反复编程修改,保密性能好,开发工具智能化等优点,本项目决定采用FPGA作为设计平台;本文首先建立了CDMA信号的扩频调制与解扩解调系统模型,然后提出设计这样一个多路CDMA信号通用解扩解调平台。该平台将保证处理CDMA解扩解调的通用性,既可以将此平台用在C
  3. 所属分类:其它

    • 发布日期:2020-12-07
    • 文件大小:253kb
    • 提供者:weixin_38600341
« 12 3 »