您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于EDA技术模块化设计的数字秒表

  2. 该数字秒表基于EDA技术模块化设计,利用QuatusII软件进行编译,采用自顶向下的方法设计而成。提供全部源代码及工程文件,为学习QuatusII自顶向下方法的朋友提供参考。
  3. 所属分类:专业指导

    • 发布日期:2009-07-30
    • 文件大小:193536
    • 提供者:tandesir
  1. eda设计的数字频率计实验报告

  2. 该实验的目的是使学生进一步熟悉数字系统中较常用的频率测量方法数字频率计的功能和要求,掌握更复杂的数字系统层次化、模块化设计方法。
  3. 所属分类:专业指导

    • 发布日期:2010-11-30
    • 文件大小:323584
    • 提供者:bad_boy1209
  1. EDA实验报告万年历.pdf

  2. EDA实验报告万年利用QuartusII软件采用模块化设计方法设计一个数字钟。通过原理图输入进行设计,取代VHDL语言设计。软件仿真调试成功后编译下载至可编程实验系统SmartSOPC中进行硬件测试。实现并充分领略硬件设计软件化的精髓。
  3. 所属分类:专业指导

    • 发布日期:2012-05-12
    • 文件大小:3145728
    • 提供者:yu12345fang
  1. IIR滤波器的VHDL设计与仿真

  2. 采用一种基于FPGA的IIR数字滤波器的设计方案,首先分析了IIR数字滤波器的原理及设计方法,然后通过QuartusⅡ的设计平台,采用自顶向下的模块化设计思想将整个IIR数字滤波器分为:时序控制、延时、补码乘加和累加四个功能模块。分别对各模块采用VHDL进行描述后,进行了仿真和综合。
  3. 所属分类:其它

    • 发布日期:2014-12-01
    • 文件大小:3145728
    • 提供者:wangqianqianlut
  1. 一种基于FPGA的数字秒表设计方法

  2. 文中介绍了一种基于FPGA的数字秒表设计方法。采用VHDL硬件描述语言, 运用ModelSim等EDA仿真工具。该设计具有外围电路少、集成度高、可靠性强等优点。最后经实验验证, 该数字秒表计时准确, 输入信号能准确控制秒表运行。系统所采用的自上而下的模块化设计方法, 对于其他复杂的系统设计也有很强的借鉴意义。
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:83968
    • 提供者:weixin_38590520
  1. EDA/PLD中的基于FPGA的LED点阵显示字符设计

  2. 随着社会的发展和信息时代对各类信息快速发布的需要, 许多政府部门和企事业单位从提高自身形象和信息规范化管理考虑, 广泛采用LED 电子显示屏显示产品, 此类多媒体显示系统通过一定的控制方式,用于显示文字、图形、图像、动画、股市行情等各种信息以及电视、录像、DVD 等信号, 是交通指挥引导、部队作战、电力部门、公共场所进行企业形象宣传、信息发布和精神文明建设的有效工具和良好窗口。   采用现场可编程逻辑器件( FPGA) 作为控制器, 选择合适的器件, 利用器件丰富的I/O 口、内部逻辑和连线资
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:83968
    • 提供者:weixin_38739164
  1. EDA/PLD中的基于FPGA+DSP架构视频处理系统设计

  2. 本系统采用基于FPGA与DSP协同工作进行视频处理的方案,实现视频采集、处理到传输的整个过程。     实时视频图像处理中,低层的预处理算法处理的数据量大,对处理速度要求高,但算法相对比较简单,适合于用FPGA进行硬件实现,这样能兼顾速度及灵活性。高层的处理算法结构复杂,适用于运算速度高、寻址方式灵活、通信机制强的DSP芯片宋实现。     DSP+FPGA架构的最大特点是结构灵活、有较强的通用性、适合于模块化设计,从而能够提高算法效率,同时其开发周期短、系统易于维护和升级,适合于
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:133120
    • 提供者:weixin_38677505
  1. EDA/PLD中的基于模块化设计方法实现FPGA动态部分重构

  2. 摘要:介绍了Xilinx FPGA的配置原理和FPGA模块化设计流程以及划分重构模块的原则。通过一个实例介绍了采用模块化设计方法实现Virtex-E FPGA动态部分重构的过程,能使重构模块在系统运行时改变其逻辑功能,而固定模块逻辑功能不中断,同时器件的重构时间大大减少。   随着可编程技术的不断发展,FPGA被广泛应用于电子设计的各个领域。新的设计思想和设计方法也被不断的提出和应用,如FPGA的动态部分重构技术。所谓动态重构是指对于时序变化的数字逻辑系统,其时序逻辑的发生,不是通过调用芯片内
  3. 所属分类:其它

    • 发布日期:2020-11-06
    • 文件大小:244736
    • 提供者:weixin_38599537
  1. EDA/PLD中的基于FPGA 的VGA 图形控制器的实现方法

  2. 引言   VGA(视频图形阵列)作为一种标准的显示接口得到广泛的应用。利用FPGA 芯片和EDA 设计方法,可以因地制宜,根据用户的特定需要,设计出针对性强的VGA 显示控制器,不仅能够大大降低成本,还可以满足生产实践中不断变化的用户需要,产品的升级换代方便迅速。   在本设计中采用了Altera 公司的EDA 软件工具Quartus II ,并以ACEX系列FPGA 的器件为主实现硬件平台的设计。   1 基于FPGA 的VGA 图形控制器系统框图   根据自顶向下的程序设计思想,采用
  3. 所属分类:其它

    • 发布日期:2020-11-02
    • 文件大小:217088
    • 提供者:weixin_38672962
  1. EDA/PLD中的基于FPGA的嵌入式PLC微处理器设计

  2. 摘要:目前利用FPGA设计高性能的嵌入式处理器已经成为SOC设计的重要部分,对一种基于FPGA芯片的嵌入式PLC处理器进行了研究和设计,并采用了基于VHDL语言的自顶向下的模块化设计方法,顶层设计使用原理图输入。最后用QuartusII进行仿真,给出了主要仿真结果。实验表明,该处理器能准确且快速的响应嵌入式PLC的逻辑指令,且较传统的PLC处理器更灵活,集成度更高。   0 前言   现场可编程门阵列(FPGA)是近几年来出现并被广泛应用的大规模集成电路器件,它的特点是直接面向用户,具有极大
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:207872
    • 提供者:weixin_38698943
  1. EDA/PLD中的基于EDA软件和FPGA的IP核保护技术

  2. 1 引言   随着电路规模不断扩大,以及竞争带来的上市时间的压力,越来越多的电路设计者开始利用设计良好的、经反复验证的电路功能模块来加快设计进程。这些电路功能模块被称为IP(Intellectual Property)核。IP核由相应领域的专业人员设计,并经反复验证。IP核的拥有者可通过出售IP获取利润。利用IP核,设计者只需做很少设计就可实现所需系统。基于IP核的模块化设计可缩短设计周期,提高设计质量。现场可编程门阵列FPGA具有可编程特性,用户根据特定的应用定制电路结构,因此其处理速度大大
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:121856
    • 提供者:weixin_38538585
  1. EDA/PLD中的基于改进型二步索引算法OSD电路的FPGA实现

  2. 0 引 言   OSD(on screen display),即在屏显示系统,是实现人机界面交互的基础,在视频处理SOC中作为重要功能模块有着广泛的应用。   基于SOC技术的模块化设计要求各功能模块尽可能小地占用电路资源,以满足芯片系统对资源使用和面积的控制。对于OSD功能模块而言,存储器资源为主要开销。因此,减少存储器资源的使用对降低OSD模块电路资源需求有着重要的意义。   OSD电路中,字符索引算法的选取直接决定了存储器资源的使用情况,因此采用更优化的字符索引算法可以达到降低存储器
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:183296
    • 提供者:weixin_38523251
  1. EDA/PLD中的基于CPLD的LED点阵显示控制器

  2. 在系统可编程技术(ISP—In System Programming)及其在系统可编程系列器件,是90年代迅速发展起来的一种新技术和新器件。现场可编程器件(FPGA和CPLD)等ISP器件无须编程器,利用器件厂商提供的编程套件,采用自顶而下的模块化设计方法,使用原理图或硬件描述语言(VHDL)等方法来描述电路逻辑关系,可直接对安装在目标板上的器件编程。它易学、易用、简化了系统设计,减小了系统规模,缩短设计周期,降低了生产设计成本,从而给电子产品的设计和生产带来了革命性的变化。   1、系统结
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:115712
    • 提供者:weixin_38725734
  1. EDA/PLD中的基于Linux系统的软PLC设计

  2. 摘要:介绍了软PLC 的发展和有关的概念,探讨了软PLC 的特点。详细介绍了软PLC 的硬件设计和软件设计平台,对软PLC 的设计方案作了全面的描述,并对其中的关键技术作了详细解释。   关键词: 软PLC; IEC61131-3; 嵌入式PC; 模块化设计 引言   可编程控制器(PLC,Programmable LogicController)经过几十年的发展,现在已经成为了最重要、最可靠、应用场合最广泛的工业控制微型计算机。然而,人们在使用过程中也逐渐发现了传统PLC的缺点:兼容性差
  3. 所属分类:其它

    • 发布日期:2020-12-05
    • 文件大小:204800
    • 提供者:weixin_38668335
  1. EDA/PLD中的基于改进型二步索引算法OSD电路的FPGA

  2. 0 引 言   OSD(on screen display),即在屏显示系统,是实现人机界面交互的基础,在视频处理SOC中作为重要功能模块有着广泛的应用。   基于SOC技术的模块化设计要求各功能模块尽可能小地占用电路资源,以满足芯片系统对资源使用和面积的控制。对于OSD功能模块而言,存储器资源为主要开销。因此,减少存储器资源的使用对降低OSD模块电路资源需求有着重要的意义。   OSD电路中,字符索引算法的选取直接决定了存储器资源的使用情况,因此采用更优化的字符索引算法可以达到降低存储器
  3. 所属分类:其它

    • 发布日期:2020-12-04
    • 文件大小:185344
    • 提供者:weixin_38640117
  1. EDA/PLD中的SDRAM通用控制器的FPGA模块化设计

  2. 摘要: 介绍了一种SDRAM通用控制器的FPGA模块化解决方案。关键词: SDRAM控制器;FPGA;VHDL;状态机;仲裁机制   引言   同步动态随机存储器(SDRAM),在同一个CPU时钟周期内即可完成数据的访问和刷新,其数据传输速度远远大于传统的数据存储器(DRAM),被广泛的应用于高速数据传输系统中。基于FPGA的SDRAM控制器,以其可靠性高、可移植性强、易于集成的特点,已逐渐取代了以往的专用控制器芯片而成为主流解决方案。然而,SDRAM复杂的控制逻辑和要求严格的时序,成为开发过程
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:119808
    • 提供者:weixin_38630358
  1. 用VHDL设计有限状态机的方法

  2. 火龙果软件工程技术中心  摘要:以离心机定时顺序控制器的设计为例,阐述了用VHDL设计有限状态机的方法,讨论了如何消除状态机输出信号的“毛刺”。关键词:VHDL状态机EDA离心机毛刺   现代数字系统的设计一般都采用自顶向下的模块化设计方法。即从整个系统的功能出发,将系统分割成若干功能模块。在自顶向下划分的过程中,最重要垢是将系统或子系统按计算机组成结构那样划分成控制器和若干个受控制的功能模块。受控部分通常是设计者们所熟悉的各种功能的电路,设计较为容易。主要任务是设计控制器,而其控制功能可以用限
  3. 所属分类:其它

    • 发布日期:2021-03-03
    • 文件大小:188416
    • 提供者:weixin_38543749
  1. 用VHDL设计有限状态机的方法

  2. 火龙果软件工程技术中心  摘要:以离心机定时顺序控制器的设计为例,阐述了用VHDL设计有限状态机的方法,讨论了如何消除状态机输出信号的“毛刺”。关键词:VHDL状态机EDA离心机毛刺   现代数字系统的设计一般都采用自顶向下的模块化设计方法。即从整个系统的功能出发,将系统分割成若干功能模块。在自顶向下划分的过程中,最重要垢是将系统或子系统按计算机组成结构那样划分成控制器和若干个受控制的功能模块。受控部分通常是设计者们所熟悉的各种功能的电路,设计较为容易。主要任务是设计控制器,而其控制功能可以用限
  3. 所属分类:其它

    • 发布日期:2021-02-04
    • 文件大小:188416
    • 提供者:weixin_38519619
  1. 一种全新的以FPGA为基础的全新锁相倍频系统方案设计

  2. 随着数字时代的到来,越来越多的领域采用集成电路来设计电路,FPGA/CPLD等EDA设计更为广大硬件工程师所接受。其模块化设计为设计人员带来了很多方便,节约了系统的开发时间,使设计人员只需要调用这些模块或者IP核,然后组合起来就可以实现一个简单的功能。全数字锁相环(DPLL)就是其中一个典型的例子。然而DPLL在应用时存在很多缺陷,例如锁相时间长、捕捉带窄等。为了避免这些缺点,本文设计了一种全新的相位跟踪倍频系统,有效地改善了DPLL的这些指标,并在项目中得到了良好的应用。  
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:87040
    • 提供者:weixin_38705788
  1. 基于EDA软件和FPGA的IP核保护技术

  2. 1 引言   随着电路规模不断扩大,以及竞争带来的上市时间的压力,越来越多的电路设计者开始利用设计良好的、经反复验证的电路功能模块来加快设计进程。这些电路功能模块被称为IP(Intellectual Property)核。IP核由相应领域的人员设计,并经反复验证。IP核的拥有者可通过出售IP获取利润。利用IP核,设计者只需做很少设计就可实现所需系统。基于IP核的模块化设计可缩短设计周期,提高设计质量。现场可编程门阵列FPGA具有可编程特性,用户根据特定的应用定制电路结构,因此其处理速度大大超过
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:138240
    • 提供者:weixin_38558659
« 12 3 4 5 6 »