您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 计算机硬件描述语言(eda)实验报告

  2. 计算机硬件描述语言(eda)实验报告,包括状态机,计数器,3-8译码器,lp-rom的应用等……
  3. 所属分类:专业指导

    • 发布日期:2009-05-11
    • 文件大小:2mb
    • 提供者:yanglong196
  1. 计算机硬件描述语言(eda)实验报告,包括状态机,计数器,3-8译码器,lp-rom的应用等……

  2. 计算机硬件描述语言(eda)实验报告,包括状态机,计数器,3-8译码器,lp-rom的应用等代码
  3. 所属分类:专业指导

    • 发布日期:2009-05-11
    • 文件大小:561kb
    • 提供者:yanglong196
  1. EDA技术多功能数字钟系统的设计

  2. 本设计为通过EDA仿真软件MAX+PLUSII设计一个多功能数字钟,并下载到硬件中实现。本系统的设计电路由计时电路、动态显示电路、闹钟电路、控制电路、显示电路等部分组成。本系统采用动态显示的原理在数码管上显示12小时计时的时刻,具有清零、保持、校时、报时的功能,并在此基础上增加了闹铃、秒表、12小时制计时、A/P显示等功能。
  3. 所属分类:嵌入式

    • 发布日期:2009-05-15
    • 文件大小:509kb
    • 提供者:liujilong8
  1. 基于FPGA的微波炉控制器系统的设计

  2. 随着人民生活水平的提高,微波炉开始进入越来越多的家庭,它给人们的生活带来了极大的方便。微波炉由2450MHz的超高频来加热食物。它省时、省电、方便和卫生,作为现代的烹饪工具,微波炉的控制器体现着它的重要性能指标。目前大部分微波炉控制器采用单片机进行设计,电路比较复杂.性能不够灵活。本设计采用先进的EDA技术,主要是运用VHDL语言,应用Quartus II 软件来编译此程序,该系统具有复位、时间设定和烹饪计时功能,把程序下载到EDA—II型PLD实验开发系统板,便可以看到所要求的现象
  3. 所属分类:硬件开发

    • 发布日期:2009-06-18
    • 文件大小:174kb
    • 提供者:wanderway_one
  1. EDA实验 时序逻辑电路设计

  2. 用VHDL设计一个具有异步复位及同步置位的可逆计数器,并加上七段显示译码器模块完成显示功能,结合UP-SOPC1000实验系统,通过QuartusII软件对其进行仿真和硬件测试。
  3. 所属分类:嵌入式

    • 发布日期:2009-06-22
    • 文件大小:775kb
    • 提供者:ljjieyi
  1. eda交通灯程序与原理框图

  2. (1)分频器 (2)控制器设计 (3)计数器设计 (4)分位译码电路设计--1 (5)分位译码电路设计—2 (6)数码管驱动设计
  3. 所属分类:交通

    • 发布日期:2009-06-29
    • 文件大小:58kb
    • 提供者:xiongman
  1. 简易数字钟EDA设计

  2. 本实验要求在QuartusII开发系统中用可编程逻辑器件完成简易数字钟的EDA设计。掌握较为复杂逻辑电路的设计方法,包括十进制、六进制、二十四进制计数器的设计方法。并学习在QuartusII环境下采用层次化的设计方法输入逻辑电路。
  3. 所属分类:专业指导

    • 发布日期:2009-09-08
    • 文件大小:1mb
    • 提供者:keva4240
  1. FPGA小程序(各种基本的译码器、加、减法计数器,自动售货机等等……)

  2. 大三那年学习了EDA这门课程,现在想想还真挺有意思的,把当初自己写过的东西拿出来分享一下……
  3. 所属分类:硬件开发

    • 发布日期:2009-09-17
    • 文件大小:11kb
    • 提供者:wumingxing0228
  1. EDA完成的十进制计数器

  2. 本次能力拓展训练是作出一个十进制加法计数器,递增计数,有进位、清零、保持功能。需要按要求编写出十进制计数器的VHDL程序,调试、编译程序并绘制出仿真波形图,结果应能实现计数功能。 本次能力拓展训练意义在于复习EDA的相关技术与方法;掌握VHDL或者Verilog语言,并要求能编写程序。Quartus软件的使用:掌握程序编辑、编译、调试、仿真方法。
  3. 所属分类:嵌入式

    • 发布日期:2009-09-21
    • 文件大小:292kb
    • 提供者:braimten
  1. EDA大作业--含异步清零和同步时钟的模可变计数器设计(VHDL)

  2. CLK为时钟输入,RST为异步清零端,D[2..0]为模式控制端,可实现8种不同模式的计数方式,本计数器可供选择的计数模式分别为:七进制,十二进制,二十四进制,二十八进制,三十进制,三十一进制,六十进制,三百六十五进制。
  3. 所属分类:专业指导

    • 发布日期:2009-11-09
    • 文件大小:141kb
    • 提供者:hefeiyan
  1. EDA实验CNT10

  2. EDA10进制计数器设置,课本上的原程序,已经通过实验室验证
  3. 所属分类:专业指导

    • 发布日期:2009-11-22
    • 文件大小:167kb
    • 提供者:memory86
  1. 《EDA》技术I实验指导书

  2. 很好的《EDA》技术I实验指导书! 《EDA技术I》实验教学大纲 1 第一部分:《电子设计自动化设计》实验说明 3 一、设计题目选择的要求 3 二、提交设计报告的要求 3 三、设计题目 3 四、实验考核方式说明 4 第二部分:基于GEXIN EDAPRO/240H实验仪实验 5 题目一 MAX+PLUSII基本操作 5 题目二 QUARTUSⅡ基本操作 5 题目三 FPGA compiler基本操作 6 题目四 4bit二进制加法器设计 6 题目五 4bit频率计设计 7 题目六 计数器设计
  3. 所属分类:交通

    • 发布日期:2009-12-03
    • 文件大小:2mb
    • 提供者:huangluxing163
  1. eda 实验计数器

  2. eda 实验 运用maxplus 做原理图 出来的额
  3. 所属分类:专业指导

    • 发布日期:2009-12-22
    • 文件大小:5kb
    • 提供者:zzzzzzzz123567
  1. EDA计数器的程序的程序

  2. 计数器EDA计数器EDA计数器EDA计数器EDA计数器EDA计数器EDA计数器EDA计数器EDA计数器EDA
  3. 所属分类:C/C++

    • 发布日期:2010-05-04
    • 文件大小:616byte
    • 提供者:j5155292
  1. eda加减计数器 Hdl

  2. hdl加减计数器 hdl加减计数器 hdl加减计数器
  3. 所属分类:C/C++

    • 发布日期:2010-11-27
    • 文件大小:794byte
    • 提供者:a297313562
  1. 利用VHDL语言编写的EDA计数器

  2. 自己写的,也验证过的 绝对没错,主要是利用VHDL语言进行的计数器编程。
  3. 所属分类:其它

    • 发布日期:2011-04-23
    • 文件大小:514byte
    • 提供者:kaly_liu
  1. eda 10位计数器设计

  2. 本文档是eda实验10位计数器的实验要求和程序范例
  3. 所属分类:专业指导

    • 发布日期:2011-10-22
    • 文件大小:43kb
    • 提供者:rayzhu123
  1. 基于VHDL语言的60进制加法计数器

  2. 这是一个由VHDL语言实现的60进制的加法计数器的实例代码。
  3. 所属分类:专业指导

    • 发布日期:2013-04-11
    • 文件大小:156kb
    • 提供者:l1466589627
  1. EDA计数器设计

  2. EDA计数器设计,设计一个模16计数器 1、系统输入时钟48MHZ 2、系统输出1HZ信号,用LED指示灯显示; 3、系统输出模16数据,用4个LED指示灯显示;
  3. 所属分类:嵌入式

    • 发布日期:2013-12-24
    • 文件大小:553kb
    • 提供者:u013269276
  1. eda 计数器

  2. eda 9999计数器 用于工厂产品技术,采用160 技术
  3. 所属分类:系统集成

    • 发布日期:2015-05-15
    • 文件大小:140kb
    • 提供者:sinat_26124987
« 12 3 4 5 6 7 8 9 10 ... 14 »