您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的直接数字频率合成器的设计和实现

  2. 基于FPGA的直接数字频率合成器的设计和实现,介绍了利用Altera的FPGA器件(ACEX EP1K50)实现直接数字频率合成器的工作原理、设计思想、电路结构和改进优化方法。
  3. 所属分类:硬件开发

    • 发布日期:2009-06-09
    • 文件大小:122kb
    • 提供者:cxl801
  1. 基于FPGA的直接数字频率合成器的设计和实现

  2. 基于FPGA的直接数字频率合成器的设计和实现,介绍了利用Altera的FPGA器件(ACEX EP1K50)实现直接数字频率合成器的工作原理、设计思想、电路结构和改进优化方法。
  3. 所属分类:硬件开发

    • 发布日期:2010-02-25
    • 文件大小:98kb
    • 提供者:jxghust
  1. acex1k FPGA

  2. acex系列FPGA说明文档,ep1k30 EP1k50 ep1k100
  3. 所属分类:硬件开发

    • 发布日期:2014-08-23
    • 文件大小:1mb
    • 提供者:luoguoquan8612
  1. ep1k50-144引脚图

  2. ep1k50-144引脚图,对引脚定义说明
  3. 所属分类:硬件开发

    • 发布日期:2014-08-23
    • 文件大小:52kb
    • 提供者:luoguoquan8612
  1. EP1K50

  2. EP1K50的资料,使用参数和环境等,EP1K50是FPGA 器件
  3. 所属分类:硬件开发

    • 发布日期:2010-09-11
    • 文件大小:993kb
    • 提供者:lurx
  1. 基于FPGA的直接数字频率合成器的设计和实现

  2. 绍了利用Altera的FPGA器件(ACEX EP1K50)实现直接数字频率合成器的工作原理、设计思想、电路结构和改进优化方法。
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:97kb
    • 提供者:weixin_38542148
  1. EDA/PLD中的基于FPGA的直接数字频率合成器的设计和实现

  2. 摘要:介绍了利用Altera的FPGA器件(ACEX EP1K50)实现直接数字频率合成器的工作原理、设计思想、电路结构和改进优化方法。     关键词:直接数字频率合成(DDS) 现场可编程门阵列(FPGA) 直接数字频率合成(Direct Digital Fraquency Synthesis,即DDFS,一般简称DDS)是从相位概念出发直接合成所需要波形的一种新的频率合成技术。 目前各大芯片制造厂商都相继推出采用先进CMOS工艺生产的高性能和多功能的DDS芯片(其中应用较为广泛的是
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:188kb
    • 提供者:weixin_38500664
  1. PCB技术中的基于FPGA的PCB测试机硬件电路设计

  2. 摘要:为了提高PCB 测试机的测试速度,简化电路板的设计,提高系统的可重构性和测试算法移植的方便性,提出了一种基于FPGA的PCB测试机的硬件控制系统设计方案。 设计中选用Altera公司的现场可编程门阵列(FPGA)EP1K50,利用EDA设计工具Synplify、Modelsim、QuartusⅡ以及Verilog硬件描述语言,完成了控制系统的硬件设计及调试,解决了由常规电路难以实现的问题。    关键词:PCB 测试;可重构FPGA ;PC104 总线;Verilog 引言        
  3. 所属分类:其它

    • 发布日期:2020-12-07
    • 文件大小:91kb
    • 提供者:weixin_38531210
  1. 嵌入式系统/ARM技术中的DSP HPI口与PC104总线接口的FPGA设计

  2. 摘 要  通过对TI公司TMS320C5000系列DSP HPI总线和PC104总线时序的分析,以VHDL语言为工具,使用Altera的FPGA芯片EP1K50,设计完成PCI04总线和DSP HPI总线之间的通信接口,并在一款以TMS320VC5409DSP为数据采集处理器、研华嵌入式工控主板PCM-5825为系统主板组成的嵌入式数据采集系统申得到了运用;给出与整个接口设计相关的VHDL源代码和在PCM-5825上验证接口设计的X86汇编语言程序。关键词 DSP HPI PC104总线 FPG
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:80kb
    • 提供者:weixin_38691194
  1. 基于FPGA的PCB测试机硬件电路设计

  2. 摘要:为了提高PCB 测试机的测试速度,简化电路板的设计,提高系统的可重构性和测试算法移植的方便性,提出了一种基于FPGA的PCB测试机的硬件控制系统设计方案。 设计中选用Altera公司的现场可编程门阵列(FPGA)EP1K50,利用EDA设计工具Synplify、Modelsim、QuartusⅡ以及Verilog硬件描述语言,完成了控制系统的硬件设计及调试,解决了由常规电路难以实现的问题。    关键词:PCB 测试;可重构FPGA ;PC104 总线;Verilog 引言        
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:90kb
    • 提供者:weixin_38732252