您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 3780点FFT处理器的研究

  2. 3780点FFT处理器的研究 3780点FFT处理器的研究
  3. 所属分类:专业指导

    • 发布日期:2009-06-13
    • 文件大小:268kb
    • 提供者:Augusdi
  1. FFT处理器的算术测试与可测性设计

  2. FFT处理器的算术测试与可测性设计 FFT处理器的算术测试与可测性设计
  3. 所属分类:专业指导

    • 发布日期:2009-06-22
    • 文件大小:631kb
    • 提供者:Augusdi
  1. 基于FPGA的可扩展高速FFT处理器的设计与实现

  2. 本文提出了基于FPGA实现傅里叶变换点数可灵活扩展的流水线FFT处理器的结构设计以 及各功能模块的算法实现,包括高组合数FFT算法的流水线实现结构、级间混序读/写RAM地址规 律、短点数FFT阵列处理结构以及补码实现CORD IC算法的流水线结构等。利用FPGA实现的各功 能模块组装了64点FFT处理器。从其计算性能可知,在输入数据速率为20 MHz时,利用此结构实 现的FFT处理器计算1 024点FFT的运算时间约为52μs。
  3. 所属分类:其它

    • 发布日期:2009-08-05
    • 文件大小:316kb
    • 提供者:facai_sdu
  1. 一种适用于CMMB 标准的新型FFT 处理器设计

  2. 针对中国移动多媒体广播(CMMB)系统中高速FFT 处理器的设计要求,提出了一 种新的适用4096 或2048 点FFT 算法的实现结构。文中采用了混合基4/2、按频率抽取FFT 算法,完成了4096/2048 点,13bit 位宽,定点复数FFT 的设计。基4 蝶形单元中采用13*10 的算术乘法器并使用6 级流水线设计,提高了FFT 的处理速度。此外通过级与级之间的控 制能够采用同一套结构实现两个点数的FFT 变换,节约了资源。本设计将每一级划分为一 个功能模块,全部采用VerilogHD
  3. 所属分类:其它

    • 发布日期:2009-11-23
    • 文件大小:394kb
    • 提供者:seixght86
  1. 基于FPGA的可变点FFT处理器的设计与实现

  2. 文中针对正 EE802.16eOFDMA系统中FFT可变点数的系统要求,对基于FPGA的可 变点FFT处理器的实现进行了研究,内容涉及算法的研究、FFT处理器结构的设计、系统 仿真等方面
  3. 所属分类:硬件开发

    • 发布日期:2009-12-21
    • 文件大小:1mb
    • 提供者:congpeijie
  1. FFT处理器的FPGA设计

  2. FFT处理器的 FPGA设计
  3. 所属分类:嵌入式

    • 发布日期:2012-04-04
    • 文件大小:211kb
    • 提供者:b07030507
  1. FPGA实现流水线结构的FFT处理器

  2. FPGA实现流水线结构的FFT处理器,对于FPGA相关开发系统有很大的参考价值。
  3. 所属分类:硬件开发

    • 发布日期:2014-01-24
    • 文件大小:390kb
    • 提供者:kim39172210
  1. FFT处理器的 FPGA设计

  2. FFT处理器的 FPGA设计 刘国栋,陈伯孝,陈多芳 (西安电子科技大学 雷达信号处理国家重点实验室 ,陕西 西安 710071)
  3. 所属分类:硬件开发

    • 发布日期:2008-11-21
    • 文件大小:135kb
    • 提供者:wj051224410
  1. FFT处理器寄生参数提取和静态时序分析

  2. 本文在简要介绍寄生参数提取工具Star-RCXT和静态时序分析工具PrimeTime的基础上,对已通过物理验证工具Calibre DRC和LVS的FFT处理器版图用Star-RCXT工具进行了基于CCI的寄生参数提取,得到内部互连网络的详细寄生电容和电阻值。最后,用 PrimeTime工具进行了精确的版图时序分析。
  3. 所属分类:其它

    • 发布日期:2020-07-29
    • 文件大小:97kb
    • 提供者:weixin_38681301
  1. 基于FPGA的移位寄存器流水线结构FFT处理器设计与实现

  2. 本文设计的FFT处理器,基于FPGA技术,由于采用移位寄存器流水线结构,实现了两路数据的同时输入,相比传统的级联结构,提高了蝶形运算单元的运算效率,减小了输出延时,降低了芯片资源的使用。
  3. 所属分类:其它

    • 发布日期:2020-08-07
    • 文件大小:90kb
    • 提供者:weixin_38518518
  1. 一种高速并行FFT处理器的VLSI结构设计

  2. 在OFDM系统的实现中,高速FFT处理器是关键。在分析了基4按时域抽取快速傅立叶变换(FFT)算法特点的基础上,研究了一种高性能FFT处理器的硬件结构。此结构能同时从四个并行存储器中读取蝶形运算所需的4个操作数,极大地提高了处理速度。此结构控制单元简单,便于模块化设计。经硬件验证,达到设计要求。在系统时钟为100MHz时,1024点18位复数FFT的计算时间为13µs。
  3. 所属分类:其它

    • 发布日期:2020-08-01
    • 文件大小:86kb
    • 提供者:weixin_38695159
  1. 基于FPGA的移位寄存器流水线结构FFT处理器设计与实现

  2. 快速傅里叶变换(FFT)在雷达、通信和电子对抗等领域有广泛应用。近年来现场可编程门阵列(FPGA)的飞速发展,与DSP技术相比,由于其并行信号处理结构,使得FPGA能够很好地适用于高速信号处理系统。由于Altera等公司研制的FFT IP核,价钱昂贵,不适合大规模应用,在特定领域中,设计适合于自己领域需要的FFT处理器是较为实际的选择。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:469kb
    • 提供者:weixin_38737144
  1. 基于FPGA的可扩展高速FFT处理器的设计与实现

  2. 本文提出了基于FPGA实现傅里叶变换点数可灵活扩展的流水线FFT处理器的结构设计以及各功能模块的算法实现,利用FPGA实现的各功能模块组装了64点FFT处理器。从其计算性能可知,在输入数据速率为20 MHz时,利用此结构实现的FFT处理器计算1 024点FFT的运算时间约为52μs。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:429kb
    • 提供者:weixin_38618312
  1. 单片机与DSP中的超长可变点数FFT处理器设计与实现

  2. 超长可变点数FFT处理器设计与实现 北京理工大学 河北工业大学 高振斌 万红星 陈禾 韩月秋 一、引言在现代高技术局部战争中,电子战(EW)数字接收机面临着十分复杂的电子环境。尤其对于侦查雷达信号的接收机,同一时间内可能有多个雷达信号进入接收机信道,准确、快速地识别这些雷达是EW接收机的基本要求。为了实时给出雷达脉冲描述字(PDW),EW接收机中数字信号处理操作一般使用硬件完成,主要功能是接收高速A/D采集的数据,对数据中存在的雷达信号进行分离与识别,最后给出雷达脉冲描述字。对雷达信号的处
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:85kb
    • 提供者:weixin_38698174
  1. 单片机与DSP中的一种高速并行FFT处理器的VLSI结构设计

  2. 摘要:在OFDM系统的实现中,高速FFT处理器是关键。在分析了基4按时域抽取快速傅立叶变换(FFT)算法特别的基础上,研究了一种高性能的FFT处理器的硬件结构。此结构能同时从四个并行存储器中读取蝶形运算所需的4个操作数,极大地提高了处理速度。此结构控制单元简单,便于模块化设计。经硬件验证,达到设计要求。在系统时钟为100MHz时,1024点18位复数FFT的计算时间为13μs。      关键词:FFT 蝶形单元 块浮点 流水线 正交频分复用OFDM(Orthogonal Frequenc
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:90kb
    • 提供者:weixin_38641764
  1. 基于FPGA的FFT处理器设计和加窗优化

  2. 基于FPGA的FFT处理器设计和加窗优化
  3. 所属分类:其它

    • 发布日期:2021-03-16
    • 文件大小:238kb
    • 提供者:weixin_38642636
  1. 管道大型FFT处理器的FPGA实现中的工作频率提高

  2. 管道大型FFT处理器的FPGA实现中的工作频率提高
  3. 所属分类:其它

    • 发布日期:2021-03-12
    • 文件大小:413kb
    • 提供者:weixin_38675969
  1. 可配置定点FFT处理器的设计

  2. 可配置定点FFT处理器的设计
  3. 所属分类:其它

    • 发布日期:2021-03-10
    • 文件大小:124kb
    • 提供者:weixin_38631197
  1. 基于FPGA的FFT处理器设计

  2. 针对快速傅里叶变换(FFT)算法的结构和特点,提出了一种基于现场可编程门阵列(FPGA)设计FFT运算的方案。该方案采用基2算法以及单元结构的设计思路,对FFT处理器合理模块化,用VHDL语言对各个模块编程,并在QuartusⅡ软件环境下综合仿真,时序分析结果与Matlab计算结果相一致验证了设计的正确性。FFT与FPGA相结合提高了运算速度,扩大了FFT的应用领域。
  3. 所属分类:其它

    • 发布日期:2021-02-01
    • 文件大小:883kb
    • 提供者:weixin_38687968
  1. 一种应用于多带正交频分复用超宽带的IFFT/FFT处理器

  2. 针对多带正交频分复用超宽带(MB-OFDM UWB)系统,提出了一种高吞吐量、混合字长、混合基、4并行数据路径的128点IFFT/FFT处理器结构。该处理器采用具有误差补偿的改进Booth定长乘法器和CSD常量乘法器,有效地提高了精度和减少了硬件的复杂度。通过分析,本方案比混合基多路径延迟反馈(MRMDF)结构减少了49%的乘法器资源,在硬件开销相当的情况下,比双并行数据路径结构减少了30%的存储器资源和提高了33%的吞吐量,使该处理器在精度、硬件开销和速度上做了最好的折衷。在0.18 μm C
  3. 所属分类:其它

« 12 3 4 5 6 7 8 »