您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的FIR数字滤波器的实现

  2. 基于FPGA的FIR数字滤波器的实现…………
  3. 所属分类:硬件开发

    • 发布日期:2009-05-17
    • 文件大小:254kb
    • 提供者:firfunner
  1. 基于Matlab和FPGA的FIR数字滤波器设计及实现

  2. 基于FIR数字滤波器的原理和层次化、模块化设计思想,结合Altera公司的CycloneII系列FPGA芯片,提出了FIR数字滤波器的实现硬件方案,给出了采用Matlab、QuartusⅡ设计及实现32阶低通FIR滤波器的方法步骤,仿真及实际测试结果验证了设计方案的正确性,与传统的数字滤波器相比,本文设计的FIR数字滤波器具有更好的实时性、灵活性和实用性。
  3. 所属分类:硬件开发

    • 发布日期:2009-06-06
    • 文件大小:1mb
    • 提供者:jackysway
  1. 基于FPGA的高速FIR数字滤波器的设计

  2. 一篇利用FPGA实现高速FIR数字滤波器的论文
  3. 所属分类:硬件开发

    • 发布日期:2009-08-14
    • 文件大小:371kb
    • 提供者:lyx403
  1. FIR数字滤波器分布式算法的原理及FPGA实现

  2. 在利用FPGA实现数字信号处理方面,分布式算法发挥着关键作用,与传统的乘积-积结构相比,具有并行处理的高效性特点。详细研究了基于FPGA、采用分布式算法实现FIR数字滤波器的原理和方法,并通过Xilinx ISE在Modelsim下进行了仿真。
  3. 所属分类:其它

    • 发布日期:2010-01-07
    • 文件大小:582kb
    • 提供者:zxzbxd
  1. Matlab和FPGA的FIR数字滤波器设计及实现

  2. Matlab和FPGA的FIR数字滤波器设计及实现
  3. 所属分类:硬件开发

    • 发布日期:2010-07-09
    • 文件大小:1mb
    • 提供者:kiky_ljy
  1. 基于FPGA实现FIR数字滤波器的研究

  2. 基于FPGA实现FIR数字滤波器的研究 基于FPGA实现FIR数字滤波器的研究
  3. 所属分类:硬件开发

    • 发布日期:2011-04-06
    • 文件大小:2mb
    • 提供者:Augusdi
  1. FIR数字滤波器的FPGA实现技术研究

  2. FIR数字滤波器的FPGA实现技术研究FIR数字滤波器的FPGA实现技术研究FIR数字滤波器的FPGA实现技术研究FIR数字滤波器的FPGA实现技术研究FIR数字滤波器的FPGA实现技术研究FIR数字滤波器的FPGA实现技术研究FIR数字滤波器的FPGA实现技术研究FIR数字滤波器的FPGA实现技术研究
  3. 所属分类:网页制作

    • 发布日期:2011-05-04
    • 文件大小:3mb
    • 提供者:wanglan900507
  1. FIR数字滤波器的FPGA实现

  2. 为了研究不同结构的 FIR 数字滤波器 FPGA 实现对数字多普勒接收机中 FPGA 器件资源消耗及其实现的滤波 器的速度性能 在 Xilinx ISE10.1 开发平台中 采用 Verilog HDL 语言分别实现了 FIR 数字滤波器的改进的串行结构 并行结构以及 DA 结构,并在 ModelSim 仿真验证平台中仿真了实现设计 结果表明 改进串行结构的实现消耗资源少 但滤波速度慢 并行结构的实现滤波速度快但消耗资源多 而 DA 算法的实现速度仅取决于输入数据的宽度 所以滤 波速度通常较快
  3. 所属分类:电信

    • 发布日期:2011-05-26
    • 文件大小:437kb
    • 提供者:hudiemama
  1. FIR数字滤波器设计2

  2. FIR数字滤波器设计2.。。。基于cpld或fpga实现方法。。。。
  3. 所属分类:专业指导

    • 发布日期:2011-11-04
    • 文件大小:256kb
    • 提供者:phd11
  1. FIR数字滤波器设计3

  2. FIR数字滤波器设计3.。。。。。cpld或fpga上实现方法
  3. 所属分类:专业指导

    • 发布日期:2011-11-04
    • 文件大小:117kb
    • 提供者:phd11
  1. FIR数字滤波器的FPGA实现研究

  2. 如今,FPGA已成为数字信号处理系统的核心器件,尤其在数字通信、网络、视频和图像处理等领域。现在的FPGA不仅包含查找表、寄存器、多路复用器、分布式块存储器,而且还嵌入专用的快速加法器、乘法器和输入,输出设备。FPGA具有实现高速并行运算的能力,因而成为高性能数字信号处理的理想器件。此外,与专用集成电路(ASIC)相比,FPGA具有可重复编程的优点。   根据单位脉冲响应的不同,数字滤波器主要分为有限脉冲响应(FIR)和无限脉冲响应(IIR)2大类。在同样的设计要求下,IIR方式计算工作量较小
  3. 所属分类:硬件开发

    • 发布日期:2012-12-11
    • 文件大小:494kb
    • 提供者:noodles5320
  1. FIR数字滤波器的FPGA实现研究

  2. FIR数字滤波器的FPGA实现研究,对于FPGA相关开发系统有很大的参考价值。
  3. 所属分类:硬件开发

    • 发布日期:2014-01-24
    • 文件大小:383kb
    • 提供者:kim39172210
  1. FPGA实现FIR数字滤波器

  2. 毕业设计FIR数字滤波器的实验,代码绝对可靠能用
  3. 所属分类:其它

    • 发布日期:2014-06-21
    • 文件大小:9mb
    • 提供者:xiaoyangndsc
  1. FIR数字滤波器的FPGA实现研究

  2. FIR数字滤波器的FPGA实现研究。详细描述关于FIR数字滤波器的实现。
  3. 所属分类:硬件开发

    • 发布日期:2017-10-15
    • 文件大小:383kb
    • 提供者:kangchiiii
  1. FIR数字滤波器分布式算法的原理及FPGA实现

  2. FIR数字滤波器分布式算法的原理及FPGA实现 很好的资料
  3. 所属分类:硬件开发

    • 发布日期:2009-04-16
    • 文件大小:343kb
    • 提供者:gyf1988
  1. 基于改进DA算法和流水线技术的FIR数字滤波器设计

  2. 提出了一种改进的分布式算法和一种具有流水线结构的加法树乘法器,设计了一种在FPGA上实现的FIR数字滤波器。介绍了改进的DA算法,对采用FPGA实现直接型结构移位相加乘法器FIR滤波器和改进DA算法的高速FIR滤波器的性能进行了比较。用VHDL在Quartus II平台上进行了仿真,给出了实现高效滤波功能的设计结果及不同算法的资源占用比较。
  3. 所属分类:其它

    • 发布日期:2020-07-05
    • 文件大小:533kb
    • 提供者:weixin_38725426
  1. 优化FIR数字滤波器的FPGA实现

  2. 基于提高速度和减少面积的理念,对传统的FIR数字滤波器进行改良。考虑到FPGA的实现特点,研究并设计了采用Radix-2的Booth算法乘法器以及结合了CSA加法器和树型结构的快速加法器,并成功应用于FIR数字滤波器的设计中。滤波器的系数由Matlab设计产生。
  3. 所属分类:其它

    • 发布日期:2020-07-27
    • 文件大小:84kb
    • 提供者:weixin_38682254
  1. 基于FPGA的FIR数字滤波器设计与实现

  2. 要介绍了FIR数字滤波器的结构特点和基本原理,提出基于FPGA和DSP Builder的FIR数字滤波器的基本设计流程和实现方案。在Mat lab/Simulink环境下,采用DSP Builder模块搭建FIR模型,根据FDATool工具对FIR滤波器进行了设计,然后进行系统级仿真和ModelSim功能仿真,其仿真结果表明其数字滤波器的滤波效果良好。通过SignalCompiler把模型...
  3. 所属分类:其它

    • 发布日期:2020-08-30
    • 文件大小:666kb
    • 提供者:weixin_38732425
  1. 基于FPGA的高速FIR数字滤波器的设计

  2. FPGA有着规整的内部逻辑阵列和丰富的连线资源,特别适合于数字信号处理任务,相对于串行运算为主导的通用DSP芯片来说,其并行性和可扩展性更好。但长期以来,FPGA一直被用于系统逻辑或时序控制上,很少有信号处理方面的应用,其原因主要是因为在FPGA中缺乏实现乘法运算的有效结构。本文利用FPGA乘累加的快速算法,可以设计出高速的FIR数字滤波器,使FPGA在数字信号处理方面有了长足的发展。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:308kb
    • 提供者:weixin_38629449
  1. 单片机与DSP中的基于FPGA 的FIR 数字滤波器设计方案

  2. 摘要:本文简要介绍了FIR数字滤波器的结构特点和基本原理,提出基于FPGA和DSP Builder的FIR数字滤波器的基本设计流程和实现方案。   在Matlab/Simulink环境下,采用DSP Builder模块搭建FIR模型,根据FDATool工具对FIR滤波器进行了设计,然后进行系统级仿真和ModelSim功能仿真,其仿真结果表明其数字滤波器的滤波效果良好。通过SignalCompiler把模型转换成VHDL语言加入到FPGA的硬件设计中,从QuartusⅡ软件中的虚拟逻辑分析工具S
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:335kb
    • 提供者:weixin_38571603
« 12 3 4 5 6 7 8 9 10 »