您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. FPGA/CPLD状态机的稳定性设计

  2. 随着大规模和超大规模FPGA/CPLD器件的诞生和发展,以HDL(硬件描述语言)为工具、FPGA/CPLD器件为载体的EDA技术的应用越来越广泛.从小型电子系统到大规模SOC(Systemonachip)设计,已经无处不在.在FPGA/CPLD设计中,状态机是最典型、应用最广泛的时序电路模块,如何设计一个稳定可靠的状态机是我们必须面对的问题.  1、状态机的特点和常见问题  标准状态机分为摩尔(Moore)状态机和米立(Mealy)状态机两类.Moore状态机的输出仅与当前状态值有关,且只在时钟
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:276kb
    • 提供者:weixin_38626032