您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于WDF的PCIe接口高速数据传输卡的驱动程序开发

  2. 比较 PCI 和 PCI Express 的基础上,对 PCI Express 总线协议作了比较深刻的理解和分析,基于 FPGA 技术的高层次设计方法对高速数据传输卡的硬件结构作了较为详细的介绍。文章以硬件功能模块的设计和实现为线索,阐述了电源管理模块、时钟管理模块、DDR 存储模块、PCI Express 接口模块、光纤传输模块和 QTE 扩展接口模块的设计方法。然后,对 Windows 操作系统内核结构以及 WDF 设备驱动程序的开发技术进行了分析和论述,深入剖析了 WDF 驱动程序模型的
  3. 所属分类:硬件开发

    • 发布日期:2015-04-03
    • 文件大小:1mb
    • 提供者:qirui24432
  1. 基于FPGA设计PCI-Express

  2. 基于FPGA的高速IO设计,介绍差分信号的传输、时序模型等,介绍并行总线传输机制,以及PCI、PCIE的传输信号区别。
  3. 所属分类:硬件开发

    • 发布日期:2015-06-17
    • 文件大小:6mb
    • 提供者:paul1200614
  1. 基于XC7K325T-2FFG676C的PCIE设计板卡

  2. 基于XC7K325T-2FFG676C的PCIE板卡设计原理图,来源于某个实际的大型项目,目前也已经批量生产,可以为FPGA硬件设计师提供一定的PCIE通信板卡设计指导。
  3. 所属分类:硬件开发

    • 发布日期:2017-11-05
    • 文件大小:31mb
    • 提供者:chujianqiling
  1. 基于 FPGA 实现的 PCIE 协议的 DMA 读写模块

  2. PCI Express 协议 由 于 其 高 速 串 行 、系 统 拓 扑 简 单 等 特 点 被 广 泛 用 于 各 种 领 域,尤其是 在 信 号 处 理 领 域 。 Xilinx 公 司 的 Virtex5 的 LXT 系 列 和 SXT 系 列 的 FPGA 集 成 了 一 个 可 用 于 8X PCI Express 传 输 的 Endpoint 硬 核 。 本 文 介 绍 了 一 种 在 PCI Express 硬 核 的 基 础 上 实 现 DMA 读写的方法,在 PCI Exp
  3. 所属分类:讲义

    • 发布日期:2017-12-25
    • 文件大小:614kb
    • 提供者:hurricane91
  1. FPGA实现PCIe接口测试程序

  2. 基于xilinx--ML605的一个开发例程,对于刚入门PCIe的开发人员来说,不失为一个很好的参考
  3. 所属分类:其它

    • 发布日期:2018-01-06
    • 文件大小:3mb
    • 提供者:wenjia7803
  1. 基于FPGA的PCIe总线接口的DMA传输设计

  2. 串行的PCIe接口是第3代I/O互连标准,具有高速率和高带宽等特点,克服了传统PCI总线在系统带宽、传输速度等方面的 固有缺陷,具有很好的应用前景;本设计使用Altera公司FPGA提供的PCIe IP硬核提出了一种实现PCIe接口的方法,并针对其高带宽 的优势,设计了PCIe总线的高速DMA数据传输方案;利用自行开发的PCIe接口板,在QuartusⅡ11.0开发环境下进行SignalTapⅡ在 线仿真并实际传输验证,DMA 传输带宽在500MB/s以上,表明该设计方案可以满足PCIe总线传
  3. 所属分类:硬件开发

    • 发布日期:2018-05-12
    • 文件大小:958kb
    • 提供者:buaa_09
  1. 友晶DE5-net板卡使用说明

  2. 友晶DE5-Net板卡使用说明,DE5-Net_User_Manual,包括ddr、pcie、qdr、10g以太网等
  3. 所属分类:硬件开发

    • 发布日期:2018-08-02
    • 文件大小:9mb
    • 提供者:ansir2007
  1. 基于XILINX FPGA的信号处理板设计总结.pdf

  2. 本文总结基于XILINX FPGA的信号处理板设计相关情况,总结提高,共同进步。从需求分析、引脚分配、单板电压设计、时钟系统设计、系统启动方式、DDR设计、PCIE设计、PS端资源分配等进行了介绍
  3. 所属分类:硬件开发

  1. 青翼科技基于PCIe总线架构的20G以太网实时抓包存储卡

  2. PCIE731-1是一款基于PCI Express总线架构的20G以太网实时抓包存储卡,该产品为半高半长PCIe卡,适合于于目前主流半高机箱的服务器或超微工作站。 板卡采用FPGA控制器,可以实现2路共20G以太网数据的实时收发能力,对以太网数据包进行分析、过滤、加密处理等算法,并将数据实时存储,还能将已记录的数据文件进行实时回放。具有较高的稳定性、可靠性和实时性。
  3. 所属分类:嵌入式

    • 发布日期:2017-06-03
    • 文件大小:542kb
    • 提供者:tsingetech
  1. 关于PCIe协议中FPGA的实现

  2. PCIe链路协议使用“端到端的数据传送方式”,发送端和接收端中都含有TX(发送逻辑)和RX(接收逻辑)。PCIe协议采用分层结构,分为事务层、数据链路层和物理层 。PCIe中2个互连的设备采用事务的方式通信,事务是指为实现设备间某种信息传送。
  3. 所属分类:其它

    • 发布日期:2020-07-13
    • 文件大小:100kb
    • 提供者:weixin_38725426
  1. 用于MEMS陀螺的PCIe实时测控平台设计

  2. 微机电(MEMS)陀螺广泛应用于航空、汽车自动化和消费类电子产品等领域,按照振动结构的不同,主要分为线振动陀螺和旋转振动陀螺。随着MEMS陀螺成本功耗不断降低、体积重量逐渐减小,对其数字化方案也提出了新的要求如高精度、高采样频率等。为使MEMS陀螺能在高频率下工作,数字化电路就需要具备高采样频率,而目前MEMS陀螺的数字化主要是通过采用嵌入式现场可编程门陈列(FPGA)、数字信号处理器(DSP)芯片或者它们的组合来实现。
  3. 所属分类:其它

    • 发布日期:2020-07-13
    • 文件大小:120kb
    • 提供者:weixin_38725531
  1. 基于FPGA的PCIE总线扩展卡的设计

  2. PCIE(PCIexpress)是用来互联诸如计算机和通信平台应用中外围设备的第三代高性能I/0总线。PCIE体系结构继承了第二代总线体系结构最有用的特点,采用与PCI相同的使用模型和读/写通信模型,支持各种常见的事务。其存储器、I/0和配置地址空间与PCI的地址空间相同。由于地址空间模型没有变化,所以现有的OS和驱动软件无需进行修改就可以在PCIE系统上运行。PCIE是串行协议,与原有的PCI并行总线相比,它没有大量的数据和控制线,对于硬件电路设计者来说,省去了很多硬件设计工作。PCIE的传输
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:410kb
    • 提供者:weixin_38688352
  1. 基于Virtex-5 FPGA的高速串行传输系统的设计与实现

  2. 目前,高速串行接口取代并行拓扑结构已经是大势所趋。当今很多公用互连标准(如USB,PCI-Express)都是基于串行连接来实现高速传输的。相比于并行总线,串行连接的物理紧密度和链路韧性具有很多优势。因此,很多传输领域都转向了串行传输,如笔记本电脑显示互连、高速背板互连和存储器内部互连。该系统涉及到的技术主要包括:光纤传输、PCIE(PCI-Express)传输和DDR缓存技术,以及这几种技术在FPGA中融合为一个完整的串行传输链路,并实现了在两台服务器之间的高速数据传输测试,这对于实际工程应用
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:298kb
    • 提供者:weixin_38713039
  1. 基于FPGA的PCI Express总线接口设计

  2. 使用FPGA来设计PCIE总线扩展卡,可以省去专用的PCIE接口芯片,降低了硬件设计成本,提高了硬件的集成度。利用FPGA的可编程特性,大大提高了设计灵活性、适应性和可扩展性。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:315kb
    • 提供者:weixin_38649315
  1. 基于Xilinx FPGA的PCIE接口实现

  2. 作者:石峰,吴建飞,刘凯,徐欣随着系统性能、功能和带宽的日益增长,总线技术也在迅速的发展。海量存储,卫星通讯,高速数据采集与记录以及其他数据处理的数据吞吐量现以KMbps为量级,未来计算机系统对带宽和扩
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:163kb
    • 提供者:weixin_38598213
  1. 基于PCIe的DMA传输在UM-BUS测试系统中的设计与应用

  2. 动态可重构高速串行总线(UM-BUS)是一种利用多通道并发冗余的方式来实现总线动态容错的高速串行总线。它的测试系统可以实现对总线的通信过程进行监测、存储与分析。由于测试系统需要在数据采集终端与PC之间建立高带宽的通信通道,设计了UM-BUS总线测试系统的PCIe2.0 x1通道的应用方案,设计并实现了基于FPGA的PCIe总线DMA数据传输方案。实验测试结果表明,实际传输速度可以稳定达到200 MB/s以上,完全满足总线测试系统中对数据传输速率的要求。
  3. 所属分类:其它

    • 发布日期:2020-10-17
    • 文件大小:368kb
    • 提供者:weixin_38620893
  1. Altera低成本Arria GX FPGA系列PCIe速率...

  2. Altera公司日前宣布推出低成本Arria GX系列,Arria GX FPGA经过优化,支持速率高达2.5Gbps的PCI Express(PCIe)、千兆以太网(GbE)和Serial RapidIO(SRIO)标准。Arria GX系列的特性包括Stratix II GX收发器技术、倒装焊封装实现信号完整性、软件工具以及经过验证的知识产权(IP)内核。客户可使用Quartus II设计软件7.1立即开始用Arria GX器件设计。该器件将于今年6月量产。         Arri
  3. 所属分类:其它

    • 发布日期:2020-12-03
    • 文件大小:60kb
    • 提供者:weixin_38678057
  1. 基于Xilinx Kintex-7系列FPGA的PCIe接口、SFP+光纤接口

  2. TL-K7FMC采集卡是一款由广州创龙基于Xilinx Kintex-7系列FPGA自主研发的FMC数据采集卡,可配套广州创龙TMS320C6655、TMS320C6657、TMS320C6678开发板使用。 TL-K7FMC采集卡支持PCI Express 2.0标准,串行高速输入输出GTX总线通过HDMI接口提供稳定、可靠的高速传输能力,为产品的快速成型提供极大的便利。TL-K7FMC采集卡的FMC接口不仅简化了I/O接口模块设计,提供高速的接口通信能力,而且提高了模块的利用率,标准化设计使
  3. 所属分类:其它

    • 发布日期:2021-01-07
    • 文件大小:196kb
    • 提供者:weixin_38514805
  1. FPGA——pll锁相环配置及调用(基础篇)

  2. IP(Intellectual Property)即知识产权。美国 Dataquest 咨询公司将半导体产业的 IP 定 义为“用于 ASIC 或 FPGA 中的预先设计好的电路功能模块”。简而言之,这里的 IP 即电 路功能模块。 IP 核在数字电路中常用于比较复杂的功能模块(如 FIFO、 RAM、 FIR 滤波 器、 SDRAM 控制器、 PCIE 接口等)设计成参数可修改的模块,让其他用户可以直接调用 这些模块。随着设计规模增大,复杂度提高,使用 IP 核可以提高开发效率,减少设计和调
  3. 所属分类:深度学习

  1. 基于PCIE总线的多DSP系统接口设计和驱动开发

  2. 开发了多DSP雷达信号处理板卡。对DSP互连、DSP与FPGA通信以及基于Xilinx FPGA的PCIE总线进行设计。系统可扩展性好、效率高。用DriverStudio开发了WDM总线驱动程序,具有很好的通用性和可移植性。
  3. 所属分类:其它

    • 发布日期:2021-01-31
    • 文件大小:783kb
    • 提供者:weixin_38640150
« 12 3 4 »