您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. FPGA数据传输模块设计

  2. FPGA适合于大量数据处理的应用,广泛应用于嵌入式系统。本文设计的FPGA模块需要对GPS、便携打印机和串口数据进行处理,将详细介绍如何设计FPGA和不同外设之间的数据传输。同时,在RTL编码中,编写使综合与布局布线效果更佳的代码。 关键词 FPGA 综合
  3. 所属分类:硬件开发

    • 发布日期:2009-07-30
    • 文件大小:57kb
    • 提供者:BOBO0202
  1. 2006测试测量和自动化解决方案文集.pdf

  2. 2006测试测量和自动化解决方案文集pdf,该资料是基于计算机的测试测量和自动化应用方案2006年优秀论文的合订本,包含全部获奖论文。LabV正W特别奖 基丁虚拟仪器的发动机试验台架系统.… 行业:汽车 院校特别奖 基于LabⅤIEW的智能车仿真平台 64 行业:高校/教育 N系统联盟商特别奖 采用N模块化仪器构建业界领先的RFID测试系统. .67 行业:电信 一等奖 汽车 基于N产品的高压共轨柴油机电控单元测试系统的开发 作者:杭勇杨明陆娟 职务:高级工程师 公司:一汽无锡油泵油嘴研究所
  3. 所属分类:其它

    • 发布日期:2019-10-09
    • 文件大小:74mb
    • 提供者:weixin_38743481
  1. 电路模拟Multisim入门指导.pdf

  2. 电路模拟Multisim入门指导第一章导论 1.1关于本章 本章向您介绍本手册与 Multisim,也介绍了如何安装 Multisim以及如何安装 Multisim附加模 块的功能码。 12关于本手册 本手册针对所有的 Multisim用户,概括了 Multisim的各项主要功能,指导读者逐步地建立 个基本电路,并进行仿真、分析以及产生报告。本手册所描述的大多数功能,各种版本的 Multisim 都具备。对于某些不是所有的 Multisim版本都兵各的功能,描述文字的左边用如下图标指明 國 本手
  3. 所属分类:其它

    • 发布日期:2019-09-14
    • 文件大小:702kb
    • 提供者:weixin_38743481
  1. FPGA入门教程.pdf

  2. 1、数字电路设计入门 2、FPGA简介 3、FPGA开发流程 4、RTL设计 5、Quartus II 设计实例 6、ModelSim和Testbench112时序逻辑电路 时序逻辑电路由时钟的上升沿或下降沿驱动工作,其实真正被时钟沿驱动的是电路中的 触发器( Register),也称为寄存器。触发器的工作原理和参数如下图 Register的原理和参数 T DQ Clk Clk old tsu:建立时间,在时钟有效沿到来之前触发器数据输入应保持稳定的时间,如果建立时 间不够,数据将不能在这个时钟
  3. 所属分类:硬件开发

    • 发布日期:2019-07-28
    • 文件大小:6mb
    • 提供者:smart_devil
  1. EDA/PLD中的FPGA异步FIFO设计中的问题与解决办法

  2. 随着数字电子系统设计规模的扩大,一些实际应用系统中往往含有多个时钟,数据不可避免地要在不同的时钟域之间传递。如何在异步时钟之间传输数据,是数据传输中一个至关重要的问题,而采用FIFO正是解决这一问题的有效方法。异步FIFO是一种在电子系统中得到广泛应用的器件,多数情况下它都是以一个独立芯片的方式在系统中应用。本文介绍一种充分利用FPGA内部的RAM资源,在FPGA内部实现异步FIFO模块的设计方法。这种异步FIFO比外部FIFO 芯片更能提高系统的稳定性。   1 FIFO的基本结构和工作原理
  3. 所属分类:其它

    • 发布日期:2020-11-10
    • 文件大小:249kb
    • 提供者:weixin_38636983
  1. FPGA中模块之间如何传输数据

  2. FPGA的编程思想是用软件来描述硬件数字电路,也就是说要用设计硬件数字电路的思维方式来思考软件编程。 在FPGA中,模块之间的数据传输就是数字电路元件之间进行数据传输,数字电路元件通过导线把两引脚连接在一起而进行信号传输。在FPGA中通过例化方式来封装元件,例化语句中的参数就是元件的引脚名称。 如下通过实例来说明: 模块定义如下所示: module ethernet_test( input sys_clk, input key, input rst_n, out
  3. 所属分类:其它

    • 发布日期:2021-01-06
    • 文件大小:70kb
    • 提供者:weixin_38543749
  1. FPGA异步FIFO设计中的问题与解决办法

  2. 随着数字电子系统设计规模的扩大,一些实际应用系统中往往含有多个时钟,数据不可避免地要在不同的时钟域之间传递。如何在异步时钟之间传输数据,是数据传输中一个至关重要的问题,而采用FIFO正是解决这一问题的有效方法。异步FIFO是一种在电子系统中得到广泛应用的器件,多数情况下它都是以一个独立芯片的方式在系统中应用。本文介绍一种充分利用FPGA内部的RAM资源,在FPGA内部实现异步FIFO模块的设计方法。这种异步FIFO比外部FIFO 芯片更能提高系统的稳定性。   1 FIFO的基本结构和工作原理
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:239kb
    • 提供者:weixin_38634065