您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. FPGA工程师必备、\FPGA讲义\高级FPGA数字系统设计

  2. 项目老师给的绝密资料,系统的讲解FPGA的开发.通过多个实际项目的开发,能让你对FPGA的入门都精通
  3. 所属分类:硬件开发

    • 发布日期:2009-10-07
    • 文件大小:13mb
    • 提供者:dairong521
  1. VGA 汉字显示的FPGA 设计与实现

  2. :VGA 是显示器接口的一种工业标准。以往大多采用通用处理器控制VGA 接口来实现汉字及其它信息的显示,但是 以通用处理器为核心的体系结构不易修改,体积偏大,不适合小型便携式设备的设计。由于FPGA 具有可重构、体积小等优 势,采用FPGA 来控制VGA 的汉字显示。依据VGA 的显示原理,提出了一种基于Xilinx Spartan-3 的彩条信号显示方法,并利 用FPGA 内部的块RAM,实现了VGA 的汉字显示。实验结果表明,由FPGA 来控制汉字的显示,达到了预期的效果,克服了 通用处理
  3. 所属分类:硬件开发

    • 发布日期:2010-02-06
    • 文件大小:457kb
    • 提供者:cgstsinghua
  1. fpga的经典论文处理器体系结构

  2. FPGA的经典论文,是关于处理器体系结构的
  3. 所属分类:硬件开发

    • 发布日期:2010-05-06
    • 文件大小:1mb
    • 提供者:ft11101985
  1. 《数字设计和计算机体系结构》

  2. 《数字设计和计算机体系结构》英文版原书,含目录
  3. 所属分类:硬件开发

    • 发布日期:2012-08-18
    • 文件大小:35mb
    • 提供者:tingyu416790679
  1. 《数字设计和计算机体系结构》英文电子版

  2. 《数字设计和计算机体系结构》的英文电子版,内含目录,方便查询章节内容。
  3. 所属分类:嵌入式

    • 发布日期:2012-12-14
    • 文件大小:35mb
    • 提供者:nuaa_hkc
  1. 高级FPGA设计结构、实现和优化

  2. 本书主要讲解了fpga设计、方法和实现。这本书略去了不太必要的理论、推测未来的技术、过时工艺的细节,用简明、扼要的方式描述fpga中的关键技术。主要内容包括:设计速度高、体积小、功耗低的体系结构方法,时钟区域,实现数学函数,浮点单元,复位电路,仿真,综合优化,布图,静态时序分析等
  3. 所属分类:硬件开发

    • 发布日期:2013-03-22
    • 文件大小:39mb
    • 提供者:xiaolin412
  1. 高级FPGA设计 结构、实现和优化

  2. 本书主要讲解了fpga设计、方法和实现。这本书略去了不太必要的理论、推测未来的技术、过时工艺的细节,用简明、扼要的方式描述fpga中的关键技术。主要内容包括:设计速度高、体积小、功耗低的体系结构方法,时钟区域,实现数学函数,浮点单元,复位电路,仿真,综合优化,布图,静态时序分析等。.   本书把多年推广到诸多公司和工程师团队的经验以及由白皮书和应用要点汇集的许多知识进行浓缩,可以帮助读者成为高级的fpga设计者。..   本书以fpga设计为主题,覆盖了实践过程中最可能遇到的深层次问题,并提供
  3. 所属分类:硬件开发

    • 发布日期:2013-05-21
    • 文件大小:39mb
    • 提供者:letreetreele
  1. Altera FPGA选型与开发

  2. Altera FPGA体系结构,选型策略,分析仪使用和基于CPLD的FPGA配置方法
  3. 所属分类:硬件开发

    • 发布日期:2013-06-27
    • 文件大小:2mb
    • 提供者:u011220699
  1. FPGA嵌入式项目开发三位一体实战精讲

  2. 《FPGA嵌入式项目开发三位一体实战精讲》以项目背景为依托,通过大量实例,深入浅出地介绍了FPGA嵌入式项目开发的方法与技巧。全书共分17章,第1~3章为开发基础知识,简要介绍了FPGA芯片、编程语言以及常用开发工具,引导读者技术入门;第4~17章为应用实例,通过14个实例,详细阐述了FPGA工业控制、多媒体应用、消费电子与网络通信领域的开发原理、流程思路和技巧。实例全部来自于工程实践,代表性和指导性强,读者通过学习后举一反三,设计水平将得到快速提高,完成从入门到精通的技术飞跃。 《FPGA嵌
  3. 所属分类:硬件开发

    • 发布日期:2015-02-11
    • 文件大小:47mb
    • 提供者:wing58fly
  1. MAX 10 FPGA 器件体系结构.pdf

  2. MAX 10 FPGA 器件体系结构.pdf max10系列中文文档
  3. 所属分类:硬件开发

    • 发布日期:2015-08-21
    • 文件大小:884kb
    • 提供者:loveangel121
  1. 可重构体系结构的异构加速器的发展和应用

  2. 目前异构加速器的实现主要借助于专用集成电路(ASIC)、图形处理单元(GPU)、现场可编程门阵列(FPGA)等异构计算部件。在上述几种典型的异构体系结构中,基于FPGA和CGRA等可重构体系结构的异构加速器具有以下两个优点: 第一,FPGA和CGRA等结构内部包含大量可配置的逻辑电路,能够满足特定应用的高性能和低功耗的运行要求,从而获得较高的效能比。 第二,由于目前新型应用的种类多样、迭代速度快,而采用ASIC进行加速器设计的周期又比较长,与之相比,采用FPGA和CGRA等可重构体系结构能够
  3. 所属分类:其它

    • 发布日期:2020-07-13
    • 文件大小:222kb
    • 提供者:weixin_38663167
  1. 在选择合适的 SoC FPGA 时体系结构的重要性

  2. 在大部分嵌入式系统中,处理器和现场可编程门阵列(FPGA)完成最繁重的工作。处理器和 FPGA通常单独工作,如果两种技术能够一起出色的协同工作,将形成功能更强大的嵌入式计算平台。
  3. 所属分类:其它

    • 发布日期:2020-08-31
    • 文件大小:103kb
    • 提供者:weixin_38746701
  1. 浅谈存储器体系结构的未来发展趋势

  2. 对存储器带宽的追求成为系统设计最突出的主题。SoC设计人员无论是使用ASIC还是FPGA技术,其思考的核心都是必须规划、设计并实现存储器。系统设计人员必须清楚的理解存储器数据流模式,以及芯片设计人员建立的端口。即使是存储器供应商也面临DDR的退出,要理解系统行为,以便找到持续发展的新方法。
  3. 所属分类:其它

    • 发布日期:2020-08-30
    • 文件大小:260kb
    • 提供者:weixin_38606202
  1. 选择合适的SoC FPGA体系结构的重要性

  2. 在大部分嵌入式系统中,处理器和现场可编程门阵列(FPGA)完成最繁重的工作。处理器和FPGA通常单独工作,如果两种技术能够一起出色的协同工作,将形成功能更强大的嵌入式计算平台。在这些系统中,处理器一般提供高级管理功能,而FPGA完成严格的实时操作,大量的数据处理,或者处理器不太容易支持的接口功能。
  3. 所属分类:其它

    • 发布日期:2020-08-29
    • 文件大小:238kb
    • 提供者:weixin_38652636
  1. 面向对称多核体系结构的FPGA仿真模型

  2. 本文提出了面向对称多核体系结构的FPGA仿真模型,以及基于该模型的多核/众核、SIMD体系结构的执行模式。相对于软硬件联合仿真方法,该仿真模型减少了软硬件协同逻辑并避免了设计复杂的软件划分算法。实验结果表明,面向对称多核体系结构的FPGA仿真模型能有效地减少仿真系统FPGA资源的需求,增大FPGA的仿真规模,并且其带来的仿真时间增量是可接受的。但该仿真模型主要是面向对称体系结构,而不适用于异构多核系统等非对称结构。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:265kb
    • 提供者:weixin_38678773
  1. Spartan-3的存储器体系结构

  2. Spartan-3器件的存储器结构由3个层次构成。   (1) 分布式存储器结构(Distributed RAM)   分布式存储器是由CLB中的查找表(LUT)实现的,每个CLB可以构成1个64×1或/1JZ×2的存储器,通常用来构成小容量的片内存储器。该存储器结构却有访问速度快的特点,因此常用于数字信号处理的数据缓存等,这些存储器都可以配置成双口的RAM。如果需要用分布式存储器构成大块的存储器,则必须将多个CLB级连起来。这样访问速度将会降低,并且还需要占用逻辑资源。   (2) 块存
  3. 所属分类:其它

    • 发布日期:2020-11-17
    • 文件大小:155kb
    • 提供者:weixin_38634065
  1. EDA/PLD中的用FPGA实现低成本高性能的数据采集和控制卡

  2. 用FPGA实现低成本高性能的数据采集和控制卡 上海莱迪思半导体公司供稿 陈衡 摘 要:本文主要叙述采用Lattice的FPGA体系结构能够在给定的DSP CPU的基础上,经济地增加通道数和每个通道的采样频率。 带有DSP CPU的现成的数据采集和控制卡经常只能达到预期性能的一小部分
  3. 所属分类:其它

    • 发布日期:2020-12-09
    • 文件大小:88kb
    • 提供者:weixin_38618540
  1. 用于基于环律的公钥密码系统的高速多项式乘法器体系结构

  2. 许多基于格的密码系统都基于具有错误的Ring学习(Ring-LWE)问题的安全性。这些基于Ring-LWE的密码系统中最关键且运算量最大的操作是多项式乘法。 在本文中,我们利用数字理论变换为基于Ring-LWE的公钥密码系统建立了一个高速多项式乘法器。 我们提出了一种通用的流水线多项式乘法体系结构,以在大约((nlg n)= 4 + n = 2)个时钟周期内计算两个n次多项式的乘积。 此外,我们引入了一些通用的优化技术来减少所需的ROM.storage。 在Spartan-6 FPGA上进行的实
  3. 所属分类:其它

  1. 基于Ring-LWE的公钥密码系统的有效多项式乘法器体系结构

  2. 基于Ring-LWE的公钥密码系统最关键和计算最密集的操作是多项式乘法。 在本文中,我们介绍了几种优化技术,以利用数论变换(NTT)加速多项式乘法。 我们建议预先计算常数多项式的N TT,以减少NTT计算的次数。 为了降低位反转操作的成本,引入了一种优化技术来即时执行它。 我们还提出了一种提高蝶形算子利用率的技术。 而且,利用了取消引理来减少所需的ROM存储。 基于这些优化,我们提出了一种通用的流水线多项式乘法架构,该架构需要大约(n lg n + 1.5n)个时钟周期来计算两个n次多项式的乘积
  3. 所属分类:其它

    • 发布日期:2021-03-12
    • 文件大小:790kb
    • 提供者:weixin_38535428
  1. symbiflow-arch-defs:FPGA硬件的FOSS架构定义,可用于生成PnR设备-源码

  2. SymbiFlow体系结构定义 在开发SymbiFlow中的体系结构支持期间会使用此存储库,如果您希望使用工具链,则应从。 此仓库包含当前正在关注的各种FPGA体系结构的文档。 Kokoro构建状态 || || || 目的是包括有关这些体系结构的原语和路由基础结构的有用文档(人和机器可读的文档)。 我们希望这能够促进开源FPGA工具领域的增长。 回购包括: 黑匣子零件定义 Verilog模拟 Verilog转路由架构定义 人类文档 可以使用Sphinx生成文档。 入门 要初始化子模块
  3. 所属分类:其它

« 12 3 4 5 6 7 8 9 10 »