点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - FPGA倒计时
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
基于FPGA的交通灯控制器
设计任务 (一)有一条主干道和一条支干道的汇合点形成十字交叉路口,主干道为东西向,支干道为南北向。为确保车辆安全,迅速地通行,在交叉道口的每个入口处设置了红,绿,黄3色信号灯。 (二)要求: (1)主干道绿灯亮时,支干道红灯亮,反之亦然,两者交替允许通行,主干道每次放行55s,支干道每次放行25s。每次由绿灯变为红灯的过程中,黄灯亮5s作为过渡。 (2)能实现正常的倒计时显示功能。 (3)能实现总体清零功能:计数器由初始状态开始计数,对应状态的指示灯亮。 (4)能实现特殊状态的功能显示:进入特
所属分类:
嵌入式
发布日期:2009-06-13
文件大小:838kb
提供者:
yang2lan
FPGA智力抢答器设计
抢答器具有锁存、定时、显示和报警功能。即当抢答开始后,选手抢答按动按钮,锁存器锁存相应的选手编码,同时用LED数码管把选手的编码显示出来,并且开始抢答时间的倒计时,同时用LED数码管把选手的所剩抢答时间显示出来。而在选手按键抢答以及抢答时间倒计时到时的时候都有报警以提醒主持人和选手。
所属分类:
硬件开发
发布日期:2010-04-17
文件大小:665kb
提供者:
qb156
FPGA智力抢答器设计
抢答器具有锁存、定时、显示和报警功能。即当抢答开始后,选手抢答按动按钮,锁存器锁存相应的选手编码,同时用LED数码管把选手的编码显示出来,并且开始抢答时间的倒计时,同时用LED数码管把选手的所剩抢答时间显示出来。而在选手按键抢答以及抢答时间倒计时到时的时候都有报警以提醒主持人和选手。抢答时间可设定(0~9秒),报警响声持续1秒。接通电源后,主持人将开关拨到“清除”状态,抢答器处于禁止状态,编号显示器灭灯,定时器显示设定时间;主持人将开关置“开始”状态,宣布“开始”抢答器工作。定时器倒计时,扬声
所属分类:
硬件开发
发布日期:2010-06-09
文件大小:665kb
提供者:
qb156
EDA课程设计 基于FPGA的交通控制器的设计
本交通灯控制器适用于公路交叉路口主干道的车流量大于次干道车流的情况,主干道定为绿灯35S,黄灯5S,红灯30S;次干道定为红灯40S,绿灯25S,黄灯5S。同时用数码管显示倒计时显示,另外有一个特殊状态,当特殊状态出现时,两个方向都禁止通行,指示红灯,停止计时。特殊状态解除后,恢复计数并指示时间。
所属分类:
专业指导
发布日期:2011-07-05
文件大小:431kb
提供者:
xiancc
抢答器设计-FPGA
次设计在EDA开发平台QUARTUSⅡ6.0上利用VHDL语言设计六人抢答器电路。电路中设有六个抢答键,可供六人同时抢答;我们利用一个二十进制计数器,将其输入频率设定为一赫兹,成功实现了二十秒倒计时的功能;我们利用VHDL语言中的IF和CASE语句结合空操作语句NULL实现开始抢答与超前抢答的区别;各个模块配以一时钟频率由蜂鸣器输出可实现抢答成功、超前抢答犯规、超时抢答等各种情况的报警效果;本设计采用的是杭州康芯电子有限公司生产的GW48系列/SOPC/EDA实验开发系统,FPGA目标芯片型号
所属分类:
其它
发布日期:2012-01-12
文件大小:380kb
提供者:
jh5254622
基于fpga的抢答器(verilog)
1, 用了3个输入代表抢答按钮,如果想设置更过直接更改; 2, 初始时倒计时为10s; 3, 如果倒计时为10s没人抢答,按下复位键,重新开始抢答; 4, 在倒计时10s内有人抢答,则倒计时停止减一; 5, 序号显示的是第一个抢答的人对应的序号,其他人抢答无效; 6, 按下复位键,重新开始抢答。
所属分类:
软件测试
发布日期:2012-08-24
文件大小:598kb
提供者:
a14730497
基于 Altera FPGA 的多路抢答器
基于 Altera FPGA 的多路抢答器,具有倒计时及报警等功能。
所属分类:
硬件开发
发布日期:2012-10-15
文件大小:662kb
提供者:
xingkongxiakang
5秒钟的倒计时,并在开发板上显示
基于FPGA的5秒倒计时,并在开发板上显示出来
所属分类:
其它
发布日期:2012-11-25
文件大小:361kb
提供者:
chuanpengpeng
基于FPGA的电风扇的自动定时开关控制器设计
1. 本设计通过一个二选一选择器,可以让使用者选择电风扇的工作状态,普通工作状态还是定时工作状态。 2. 通过计数器的运用完成倒计时功能,实现电风扇的定时功能。 3. 通过计数器完成对主时钟的分频,为电路提供其各自的时钟。 4. 通过D触发器和与门电路完成对定时信号的处理,提供倒计时是否结束的信号。 5. 通过门电路的控制实现总开关控制电扇是否工作,即总开关开,电扇工作;总开关关,电扇停止工作,不论定时是否完成。
所属分类:
嵌入式
发布日期:2013-04-14
文件大小:418kb
提供者:
tyn243222791
基于FPGA的交通灯控制器设计
本实验设计一个十字路口的交通灯控制器,分为东西和南北两个部分。每个部分有五盏灯,分别为左转灯、直行灯、右转灯、人行道灯及黄灯,另外还有一个倒计时器。左转灯、直行灯、右转灯、人行道灯亮表示允许通行,灯灭表示禁止通行;黄灯亮表示即将有信号灯的状态发生改变;倒计时显示了到下一状态的时间。 2.状态表(0表示灯灭,1表示灯亮) 时间度量 东西方向 南北方向 东西方向 南北方向 t/s ← ↑ → 行人 黄 ← ↑ → 行人 黄 倒计时/s 倒计时/s 0~13 0 1 1 0 0 0 0 0 0 0
所属分类:
其它
发布日期:2013-07-02
文件大小:546kb
提供者:
minorduan_1232
fpga设计交通灯
三、 实验要求 1. 设计倒计时为60秒的交通灯。 2. 只有红灯和绿灯,不设黄灯。 3. 两个方向倒计时时间相同都为60秒。 4. 红灯和绿灯点亮的时间相同。 5. 要求使用数码管显示倒计时,LED灯为红绿灯。 6. 特殊情况下,两个方向都红灯点亮,倒计时不显示。 7. 拓展实验:两个倒计时分别显示30秒和80秒。
所属分类:
讲义
发布日期:2015-12-23
文件大小:127kb
提供者:
qq_15014017
基于FPGA的篮球倒计时的设计和实现_FPGA倒计时模块应用_明德扬资料
篮球倒计时 工程说明 本项目包含2个按键和4位数码管显示,要求共同实现一个篮球24秒的倒计时,并具有暂停和重新计数复位的功能。 案例补充说明 与单片机等实现模式相比,FPGA倒计时系统大大简化,整体性能和可靠性得到提高。在篮球24秒倒计时的模块架构设计方面,只需要一级架构下的BCD译码模块、倒计时模块和数码管显示模块,即可实现24秒倒计时功能。
所属分类:
嵌入式
发布日期:2017-08-02
文件大小:58kb
提供者:
goodbey155
FPGA设计简易时钟
此设计是数字时钟,包括ise工程,有闹钟,时钟,秒表,倒计时等功能,应用于CPU设计之中。希望下载代码的不是XUPT的,更不要是107的。
所属分类:
嵌入式
发布日期:2018-06-29
文件大小:25mb
提供者:
stanary
一个FPGA实现的八人抢答器
该抢答器使用VHDL语言编写,能实现: (1)能够进行多路抢答,抢答台数为8. (2)能够在抢答开始后进行20秒倒计时,20秒倒计时后无人抢答则显示超时,并报警。 (3)能显示超前抢答台号并显示犯规警报。 (4)系统复位后进入抢答状态,当有一路抢答按键按下,那么该路抢答信号将其余各路抢答信号封锁,同时铃声响起,直至该路按键松开,显示牌显示该路抢答台号。
所属分类:
硬件开发
发布日期:2018-09-07
文件大小:485kb
提供者:
hualuo_shuijia
充电桩收费及倒计时
充电时间=投入硬币数*2,按下确定键后开始倒计时,10s内无操作自动待机
所属分类:
硬件开发
发布日期:2018-09-01
文件大小:19kb
提供者:
weixin_40851954
fpga智力抢答器源码
4 个数码管显示 9,当 4 个按键(S0,S1,S3,S4)其中一个按 键随机按下时,与之对应的数码管开始倒计时 10 秒钟,该案件抢答成功,其他数码管状态为熄灭。
所属分类:
硬件开发
发布日期:2018-11-12
文件大小:4kb
提供者:
weixin_40670323
基于FPGA的多功能时钟(verilog语言).zip
基于FPGA的多功能时钟(verilog语言) 基于GX-SOC/SOPC专业级创新开发实验平台,实现以下功能 1 数字钟功能:可以显示时、分、秒。 2 调时功能:可以校正时间。 3 闹钟功能:能对设置的时间进行蜂鸣器提醒。 4 秒表功能:能对设置的时间进行倒计时。 5 日期设置功能:可以显示年月日并进行设置。
所属分类:
硬件开发
发布日期:2020-01-31
文件大小:14mb
提供者:
qq_42816434
使用vrilog语言通过quartues编译百秒内倒计时电路
FPGA 器件属于专用集成电路中的一种半定制电路,是可编程的逻辑列阵,能够有效的解决原有的器件门电路数较少的问题。FPGA 的基本结构包括可编程输入输出单元,可配置逻辑块,数字时钟管理模块,嵌入式块RAM,布线资源,内嵌专用硬核,底层内嵌功能单元。由于FPGA具有布线资源丰富,可重复编程和集成度高,投资较低的特点,在数字电路设计领域得到了广泛的应用。FPGA的设计流程包括算法设计、代码仿真以及设计、板机调试,设计者以及实际需求建立算法架构,利用EDA建立设计方案或HD编写设计代码,通过代码仿真保
所属分类:
硬件开发
发布日期:2020-01-09
文件大小:29kb
提供者:
qq_42047541
基于FPGA的交通灯.zip
基于FPGA的交通灯实验 实现的功能: 1、东西方向:绿灯亮15秒,黄灯闪烁5秒,红灯亮20秒 2、南北方向:绿灯亮15秒,黄灯闪烁5秒,红灯亮20秒 3、每20秒换一次通行方向 4、控制了4组灯(3*4=12) 5、数码管显示通行剩余时间(倒计时) 6、显示通行方向
所属分类:
其它
发布日期:2020-06-04
文件大小:291kb
提供者:
Xie_01
FPGA-油烟机实验 (2).zip
该资源为VHDL实验,实验内容为搭建油烟机系统,具体如下: 基本要求: 1、 抽油烟机的基本功能只有两个:排油烟和照明,两个功能相互独立互不影响。 2、 用 8×8 双色点阵模拟显示烟机排油烟风扇的转动,风扇转动方式为如图 1 所示的四个点阵显示状态,四个显示状态按顺序循环显示。风扇转动速度根据排油烟量的大小分为 4 档,其中小档的四个显示状态之间的切换时间为 2 秒,中档为 1 秒,大排档为 0.5 秒,空档为静止不动(即停止排油烟),通过按动按键 BTN7 来实现排油烟量档位的切换,系统
所属分类:
电信
发布日期:2020-06-19
文件大小:3mb
提供者:
qq_40029369
«
1
2
3
»