您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. FPGA使用大全(关于一些功能的实现)

  2. 好资源大家共享啊,这份FPGA的资源内容还是很丰富的,希望对大家有用,:-D
  3. 所属分类:硬件开发

    • 发布日期:2009-06-18
    • 文件大小:15mb
    • 提供者:fyflyhigh
  1. FPGA IP实现DSP功能.rar

  2. FPGA IP实现DSP功能,FPGA IP实现DSP功能
  3. 所属分类:硬件开发

    • 发布日期:2009-07-24
    • 文件大小:323kb
    • 提供者:jose001
  1. 第三代非易失FPGA能够实现片上系统功能

  2. 第三代非易失FPGA能够实现片上系统功能
  3. 所属分类:硬件开发

    • 发布日期:2009-10-13
    • 文件大小:275kb
    • 提供者:voritud
  1. 16QAM调制器MATLAB和FPGA仿真实现

  2. 文件包里包括16QAM的MATLAB仿真代码和基于QuartusII的FPGA功能实现代码,都附有实现仿真图,代码后都有注释,代码真实,特别适合毕业设计的参考和对16QAM调制解调器想了解的人群。
  3. 所属分类:硬件开发

    • 发布日期:2013-05-02
    • 文件大小:2mb
    • 提供者:u010537546
  1. FPGA上实现TS201 LinkPorts

  2. FPGA上实现TS201 LinkPorts的功能,源码模块,含源码与仿真测试代码
  3. 所属分类:硬件开发

    • 发布日期:2015-04-12
    • 文件大小:456kb
    • 提供者:hansir7
  1. 基于IP核的PCI接口FPGA设计实现

  2. 采用IP核的设计方法,将外设组件互连标准(PCI)总线接口与具体功能应用集成在一个FPGA上芯片, 提高了系统的集成度。在对PCI IP核进行概述的基础上,介绍了IP核的设计方法,实现了PCI总线接口,并设计DMA 控制器解决了接口和主机间的数据传输瓶颈问题,最后说明了驱动程序的设计方法。通过在PCI机箱的实验测试,设计在功能和时序上均符合PCI技术规范,而且硬件工作稳定可靠,达到预期目标。
  3. 所属分类:其它

    • 发布日期:2020-07-31
    • 文件大小:98kb
    • 提供者:weixin_38705762
  1. 用FPGA器件实现UART核心功能的一种方法

  2. 串行外设都会用到RS232-C异步串行接口,传统上采用专用的集成电路即UART实现,如TI、EXAR、EPIC的550、452等系列,但是我们一般不需要使用完整的UART的功能,而且对于多串口的设备或需要加密通讯的场合使用UART也不是最合适的。
  3. 所属分类:其它

    • 发布日期:2020-08-28
    • 文件大小:109kb
    • 提供者:weixin_38518376
  1. 嵌入式系统/ARM技术中的下一代FPGA有望实现突破性优势

  2. 本白皮书介绍为什么电信带宽和基础设施促进了FPGA功能的增强,以及ASIC和ASSP面临的商业挑战,可编程逻辑器件(PLD)定制方法是怎样支持FPGA功能的跨越式发展。本文还简要介绍了下一代FPGA和SoC系列品。  引言  最新发布的FPGA是硬件规划人员、软件开发人员和系统设计人员实现其下一代产品目标的关键支撑因素。大量的电信基础设施成指数增长的带宽需求以及各行业使用这些带宽的需求使得现有硬件和软件解决方案很难满足性能要求,也难以达到成本和功耗目标。ASIC、ASSP和独立处理器遇到了发展瓶
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:209kb
    • 提供者:weixin_38651273
  1. 嵌入式系统/ARM技术中的浅谈基于Spartan-3 FPGA的DSP功能实现方案

  2. 作为DSP协处理器件,FPGA的高度并行结构提供了巨大的计算能力。由于FPGA硬件是可重配置的,因此可以针对具体的应用开发出优化的定制结构,非常理想地实现所需要的算法。   赛灵思(Xilinx)公司的新一代Spartan-3FPGA采用了90nm工艺技术,不仅提供了实现高性能DSP功能的有效手段,而且还是一种更为经济的解决方案。低成本意味着可以利用它们配合传统的DSP器件来实现高性能DSP协处理功能,通常主要是利用FPGA器件经济地集成DSP运算过程中的预处理和后处理器功能。   Sparta
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:88kb
    • 提供者:weixin_38606041
  1. EDA/PLD中的简述DDS原理及其基于FPGA的实现

  2. DDS同 DSP(数字信号处理)一样,是一项关键的数字化技术。DDS是直接数字式频率合成器(Direct Digital Synthesizer)的英文缩写。与传统的频率合成器相比,DDS具有低成本、低功耗、高分辨率和快速转换时间等优点,广泛使用在电信与电子仪器领域,是实现设备全数字化的一个关键技术。在各行各业的测试应用中,信号源扮演着极为重要的作用。但信号源具有许多不同的类型,不同类型的信号源在功能和特性上各不相同,分别适用于许多不同的应用。目前,最常见的信号源类型包括任意波形发生器,函数发生
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:179kb
    • 提供者:weixin_38635684
  1. EDA/PLD中的一种智能压力传感器系统中FPGA的实现

  2. 传统气体压力测量仪器的传感器部分与数据采集系统是分离的,抗干扰的能力较差,并且通常被测对象的压力变化较快。因此不仅要求系统具有较快的数据吞吐速率,而且要能够适应复杂多变的工业环境,具有较好抗干扰性能、自我检测和数据传输的功能。   在此,利用FPGA具有扩展灵活,可实现片上系统(SoC),同时具有多种IP核可供使用等优点,设计了能够控制多路模拟开关、A/D转换、快速数据处理与传输、误差校正、温度补偿的智能传感器系统;同时将传感器与数据采集处理控制系统集成在一起,使系统更加紧凑,提高了系统适应工
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:243kb
    • 提供者:weixin_38674124
  1. 基于FPGA的二次群数字信号分接部分功能实现

  2. 本文对二次群的分接处理,提出了一种基于FPGA的方案,介绍了二次群的帧结构,给出了帧头捕获、帧丢失告警、负码速调整等VHDL语言的关键程序。在QUART UART即为Universal Asynchronous Receiver/Transmitter,译为通用异步收发器。UART是设备间进行异步通信的关键模块,用于控制计算机与串行设备的芯片。它提供了RS-232C数据终端设备接口,这样计算机就可以和调制解调器或其它使用RS-232C接口的串行设备通信了。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:559kb
    • 提供者:weixin_38699784
  1. 如何在FPGA中实现图像格式转换

  2. 首先由同步视频输入MegaCore 功能来处理SDI 视频数据。该功能将同步视频格式数据( 例如, BT656 或者DVI) 转换为流控制Avalon 流(Avalon-ST) 视频协议,实现与数据通路后面其他视频处理功能的链接。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:529kb
    • 提供者:weixin_38628612
  1. FPGA+MCU实现VGA图象信号发生器

  2. 本文采用FPGA+MCU方案,利用了Cyclone系列的FPGA高达上百兆的工作频率特性为图像数据处理提供了良好的实时性,其内部集成的数字锁相环为系统的工作时钟提供的良好的稳定性,其内部嵌入的存储器可以存储一定容量的图像信息,丰富的I/O资源可以随即扩展外接大容量存储器的特性,因此由 FPGA完成对图像数据的处理及产生行场扫描时序信号。很好地实现了图象数据处理的实时性和稳定性,达到了性能与价格的完美统一。此外,FPGA的电路可重构性,为系统功能更改和升级以及功能扩展提供了很大的设计空间。由微控制
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:227kb
    • 提供者:weixin_38618746
  1. 用FPGA器件实现UART核心功能的一种方法

  2. 对于多串口的设备或需要加密通讯的场合使用UART也不是最合适的。如果设计上用到了FPGA/CPLD器件,那么就可以将所需要的UART功能集成到FPGA内部。
  3. 所属分类:其它

    • 发布日期:2020-10-18
    • 文件大小:134kb
    • 提供者:weixin_38688855
  1. FPGA技术实现智能导盲犬

  2. 本系统主要解决的是盲人在出行和人际交往中遇到的问题,主要功能有:行进中的障碍物检测、识别与定位,其中包括移动的物体与静止的物体识别;测定障碍物的速度与距离;对周围的路线的特定环境标志进行环境辨认,检测出熟悉的地点,方便盲人了解情况,并同时也以此为信息主动控制导盲犬,实现人的主观控制;人性化的语音提示,能够根据信息重要程度主动提示当前情况,帮助盲人获取必要信息,帮助盲人决策;系统还可以对周边环境发生的特殊情况向家属发送短消息,必要时可以发送图片,实现进一步的安全性。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:136kb
    • 提供者:weixin_38717143
  1. EDA/PLD中的3-DES算法的FPGA高速实现

  2. 摘要:介绍3-DES算法的概要;以Xilinx公司SPARTANII结构的XC2S100为例,阐述用FPGA高速实现3-DES算法的设计要点及关键部分的设计。 关键词:3-DES FPGA 高速实现 引 言   从技术角度讲,网络安全除了依赖安全的网络通信协议及应用协议外,更多地取决于网络设备如交换机、路由器等所提供的加/解密功能。目前,基于DES算法的加/解密硬件仍在广泛应用于国内卫星通信、网关服务器、机顶盒、视频传输以及其它大量的数据传输业务中。  然而,随着密码分析技术的不断发展,超
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:84kb
    • 提供者:weixin_38660579
  1. EDA/PLD中的平台FPGA为实现流量管理提供强大平台

  2. 能够产生营收的路由器需要一种技术平台,这种技术平台既要能够提供强大的分组处理能力(即使在最坏的流量情况下),又要能够以较低的成本提供足够的灵活性。FPGA技术的快速发展使得基于FPGA设计完整的路由器和交换刀片成为可能。现在的平台FPGA为实现分组处理、分类和策略、流量管理、背板通信和系统接口等功能提供了一个完整的平台。   网络处理   网络处理器是高度优化的用于处理网络业务流的器件,与传统的ASIC相比,具有产品上市时间快、灵活性高两方面的优点。网络处理器抽取、分类和过滤输入
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:93kb
    • 提供者:weixin_38625416
  1. alogic:Alogic是一种用于数字逻辑的中级综合语言,可Swift编译为标准Verilog-2005,以在ASIC或FPGA中实现-源码

  2. 逻辑的 Alogic是一种用于数字逻辑的中级综合语言,可Swift编译为标准Verilog-2005,以在ASIC或FPGA中实现。 动机 传统上,寄存器传送级别(RTL)数字设计是使用Verilog或VHDL硬件描述语言(HDL)指定的。 这些标准的HDL几乎可以无限灵活地表达什么数字电路,并在整个实现流程中用作这些数字电路在各种抽象级别(例如,行为描述,门级网表等)的表示。 尽管这种灵活性对于用于表示多种抽象级别的电路的语言是必需的,但它也迫使设计人员必须明确其设计的每个细节。 标准HDL语
  3. 所属分类:其它

  1. 平台FPGA为实现流量管理提供强大平台

  2. 能够产生营收的路由器需要一种技术平台,这种技术平台既要能够提供强大的分组处理能力(即使在坏的流量情况下),又要能够以较低的成本提供足够的灵活性。FPGA技术的快速发展使得基于FPGA设计完整的路由器和交换刀片成为可能。现在的平台FPGA为实现分组处理、分类和策略、流量管理、背板通信和系统接口等功能提供了一个完整的平台。   网络处理   网络处理器是高度优化的用于处理网络业务流的器件,与传统的ASIC相比,具有产品上市时间快、灵活性高两方面的优点。网络处理器抽取、分类和过滤输入的
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:92kb
    • 提供者:weixin_38649657
« 12 3 4 5 6 7 8 9 10 ... 50 »