您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 数字复接系统的设计与实现

  2. 引言   数字通信网中,为扩大传输容量和提高传输效率,常运用数字复接技术,将若干低速码流合并成高速码流,通过高速信道传送。而以往的PDH数字复接系统大多采用模拟电路或传统ASIC设计,电路复杂庞大且受器件限制,灵活性和稳定性都很低,系统的调试修改难度也很大。近年来可编程器件的应用日益广泛,使用较多的是现场可编程门阵列(FPGA)和复杂可编程逻辑器件(CPLD)。FPGA器件性能优越,使用方便,成本低廉,投资风险小,使用FPGA设计可以完全根据设计者需要开发ASIC芯片,可方便地反复编写和修改程序
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:169kb
    • 提供者:weixin_38729607
  1. FPGA实现复接与分接系统

  2. FPGA实现复接与分接系统,引言近年来可编程器件的应用日益广泛,使用较多的是现场可编程门阵列(FPGA)和复杂可编程逻辑器件(CPLD)。FPGA器件性能优越,使用方便,成本低廉,投资风险小,使用FPGA设计可以完全根据设计者需要开发ASIC芯片,
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:204kb
    • 提供者:weixin_38653687
  1. EDA/PLD中的基于FPGA的数字复接系统帧同步器设计与实现

  2. 摘要:介绍了应用FPGA技术进行帧同步器设计的实现原理、系统框图及设计中需要注意的问题,给出了用VHDL描述的几个模块的源代码。 关键词:数字复接;帧同步器;FPGA在数字通信网中,为了提高传输效率,常常需要将若干路低速数字信号合并成一路高速数字信号,以便通过高速信道进行传输。实现此功能的设备称为数字复接系统。数字复接系统包括发送端和接收端两部分,通常称为复接器和分接器。为了使分接器的帧状态相对于复接器的帧状态获得并保持相位关系,以便正确地实施分接,数字复接系统在发送端把低速数字信号合并为
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:74kb
    • 提供者:weixin_38702931