您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的频率计

  2. 设计一个8位十进制的数字频率计,最高测试频率为99M,将测得的频率显示在8个数码管上,要求利用人眼的视觉暂留循环点亮8个数码管,最后实现频率的显示。
  3. 所属分类:硬件开发

    • 发布日期:2009-05-01
    • 文件大小:256kb
    • 提供者:zhangsilei_1
  1. 基于单片机+FPGA的频率计

  2. 该设计是用单片机主控,PFGA实现技术功能,等精度测量等等
  3. 所属分类:硬件开发

    • 发布日期:2009-07-05
    • 文件大小:388kb
    • 提供者:wwccmm
  1. 基于FPGA的任意波形发生器&数字频率计设计

  2. 个人的电子综合设计实验,实现了基于FPGA的任意波形发生器&数字频率计。个人作品,使用时别忘了改了大名。做好用Word2007打开,其他会影响排版。
  3. 所属分类:硬件开发

    • 发布日期:2009-09-11
    • 文件大小:1mb
    • 提供者:wangzhibeiwei
  1. EDA课程设计报告--八位频率计

  2. 在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此,频率的测量就显得更为重要。测量频率的方法有多种,其中电子计数器测量频率具有精度高、使用方便、测量迅速,以及便于实现测量过程自动化等优点,是频率测量的重要手段之一。数字式频率计的测量原理有两类:一是直接测频法,即在一定闸门时间内测量被测信号的脉冲个数;二是间接测频法即测周期法,如周期测频法。直接测频法适用于高频信号的频率测量,通常采用计数器、数据锁存器及控制电路实现,并通过改变计数器阀门的时间长短
  3. 所属分类:硬件开发

    • 发布日期:2009-12-09
    • 文件大小:272kb
    • 提供者:yueh5
  1. 基于FPGA的数字频率计设计

  2. 数字频率计的设计,本文主要讲述了如何实现数字频率计采用EDA技术用VHDL编程实现,包括源代码和实验结果截图,很详细
  3. 所属分类:硬件开发

  1. fpga实现的简易频率计(veilog)

  2. 本实验要求设计一个简易的频率计,实现对标准的方波信号进行频率测量,并把测量的结果送到 8 位的数码管显示,所要求测量范围是1Hz~99999999Hz。整个设计的基本原理就是对1 秒钟之内输 入的方波进行计数,把所得数据保存在计数器里,经过译码器处理之后,然后送往数码管显示。这里 采用的方案是在采样时钟的上升沿开始计数,然后在下一个上升沿把计数器里的数据送往数码管,并 且把计数器清零,让其重新计数。整个方案的实现主要分为四个模块:时钟分频(clk_div)模块、计数 器模块(counter)、
  3. 所属分类:硬件开发

    • 发布日期:2010-04-22
    • 文件大小:621kb
    • 提供者:kylexy0713
  1. FPGA实现频率计设计工程

  2. FPGA实现频率计FPGA实现频率计FPGA实现频率计FPGA实现频率计FPGA实现频率计FPGA实现频率计FPGA实现频率计FPGA实现频率计FPGA实现频率计FPGA实现频率计FPGA实现频率计FPGA实现频率计FPGA实现频率计FPGA实现频率计FPGA实现频率计FPGA实现频率计FPGA实现频率计FPGA实现频率计FPGA实现频率计FPGA实现频率计FPGA实现频率计
  3. 所属分类:硬件开发

    • 发布日期:2010-04-24
    • 文件大小:682kb
    • 提供者:reiamwnnwhb
  1. eda数字频率计课程设计

  2. 用cpld或fpga的数字频率计设计,能实现检察数字波形的频率
  3. 所属分类:硬件开发

    • 发布日期:2010-05-28
    • 文件大小:1mb
    • 提供者:andywuzhong
  1. fpga与51单片机实现频率计

  2. 这是自己编写的fpga和51单片机程序,主要完成频率计的功能及显示,测量操作主要由fpga实现,将数据发送到单片机中,单片机在控制12864液晶显示数据。用vhdl和c语言实现。文件中cepin文件夹中为fpga程序,用的是quartus II 8.1软件编辑,cepin2文件中时51单片机程序,使用keil编辑。
  3. 所属分类:硬件开发

    • 发布日期:2010-07-21
    • 文件大小:2mb
    • 提供者:xxhlshe
  1. FPGA实现6位10进制数频率计LED显示,NUAA课设

  2. NUAA综合课设,用FPGA实现6位十进制频率计,在LED上显示,内附顶层文件图,及各功能模块程序,工程文件,可直接运用
  3. 所属分类:硬件开发

    • 发布日期:2010-12-28
    • 文件大小:3mb
    • 提供者:fanliuxiao
  1. 基于EDA、单片机技术的多功能频率计

  2. (课程设计,参考资料)测频一直以来都是电子和通讯系统工作的重要手段之一。高精度的测频仪和频率发生器有着广阔的市场前景。以往的测频仪大都在低频段利用测周的方法、高频段用测频的方法,其精度往往会随着被测频率的下降而下降。该多功能频率计的设计是针对已有测频技术的特点及存在问题,推出基本原理和方法,设计检测精度高、便于实施且设备构成又比较经济的一种检测仪器。基于测频原理的频率计的测量精度将随被测信号频率的降低而下降,在实习应用中局限性大,而等精度频率计不但有较高测量精度,且在整个频域内能保持测量精度恒
  3. 所属分类:嵌入式

    • 发布日期:2011-03-23
    • 文件大小:272kb
    • 提供者:guanyunc
  1. EDA设计-八位频率计设计

  2. 在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更加重要。通过运用VHDL语言,实现8位数字频率计,并利用Quartus II 6.0集成开发环境进行编辑、综合、波形仿真,并下载到FPGA器件中,经实际电路测试,该系统性能可靠。
  3. 所属分类:专业指导

    • 发布日期:2011-04-11
    • 文件大小:322kb
    • 提供者:yingshi01989
  1. 基于FPGA数字频率计的实现

  2. 基于FPGA数字频率计的实现 对学习很有帮助
  3. 所属分类:硬件开发

    • 发布日期:2011-11-24
    • 文件大小:10kb
    • 提供者:linbai5
  1. FPGA实现频率计

  2. 使用FPGA和VHDL实现频率计,本代码只是简易的频率计,欢迎交流学习。
  3. 所属分类:硬件开发

    • 发布日期:2012-11-09
    • 文件大小:447kb
    • 提供者:zhangchengjkd
  1. Verilog数字频率计

  2. 提供基于FPGA数字频率计实现,让资源下载者清楚明了的知道如何实现及思路,可以快速实现相应功能!
  3. 所属分类:专业指导

    • 发布日期:2013-08-24
    • 文件大小:2mb
    • 提供者:u011805899
  1. FPGA的频率计

  2. 基于FPGA的频率计,用FPGA实现的频率计
  3. 所属分类:硬件开发

    • 发布日期:2013-10-14
    • 文件大小:129kb
    • 提供者:qhb021911
  1. 基于FPGA的8位十进制频率计设计_张淑骅

  2. 本文介绍基于FPGA的频率计的设计与实现 可测频率范围为0—100MHz
  3. 所属分类:硬件开发

    • 发布日期:2013-12-08
    • 文件大小:149kb
    • 提供者:zhuoyuelf
  1. FPGA VHDL语言和单片机实现频率计

  2. 通过FPGA计算出频率值将数据发给单片机,单片机送到1602显示当前频率值。单片机和FPGA需要串联电阻限流。
  3. 所属分类:C

    • 发布日期:2020-03-14
    • 文件大小:1mb
    • 提供者:huangfei37
  1. 基于FPGA数字频率计的设计及应用.doc

  2. 基于FPGA数字频率计的设计与实现,有完整的仿真结果实验,板子介绍,功能介绍,功能实现等等。使用Verilog语言,对各项技术也有详细的介绍
  3. 所属分类:其它

    • 发布日期:2020-07-12
    • 文件大小:1mb
    • 提供者:qq_35083926
  1. 基于FPGA的频率计实现

  2. 48Mhz测量12Mhz以下频率,并通过数码管显示
  3. 所属分类:其它

    • 发布日期:2020-12-27
    • 文件大小:15mb
    • 提供者:weixin_41924649
« 12 3 4 5 6 »