点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - FPGA的设计方法与要求
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
FPGA/VHDL/Verilog/CPLD/及应用电子课件
1.1可编程逻辑器件概述 1.2 FPGA的设计方法与要求 1.3 FPGA的设计流程 1.3.5 嵌入微处理器的FPGA设计流程 1.4 FPGA的设计工具 2.1 Xilinx FPGA器件 2.1.2 SpartanⅡ和SpartanⅡE系列产品 2.2.1 FLEX系列产品 2.2.3 ACEX1K系列产品 2.2.7 Stratix系列产品 3.1 基于ISE5.2的输入方法 3.1.2 HDL语言输入 3.1.3 状态图输入 3.1.4 IP复用 3.2 基于Quartus的设计输
所属分类:
硬件开发
发布日期:2009-09-25
文件大小:12mb
提供者:
ccpqpq
1.2 FPGA的设计方法与要求
1.2 FPGA的设计方法与要求,完整犀利的ppt讲解,让你轻松学习FPGA的设计方法与要求
所属分类:
硬件开发
发布日期:2010-04-25
文件大小:112kb
提供者:
courage888
基于CPLD/FPGA的多功能分频器的设计与实现
分频器在CPLD/FPGA设计中使用频率比较高,尽管目前大部分设计中采用芯片厂家集成的锁相环资源 ,但是对于要求奇数倍分频(如3、5等)、小数倍(如2.5、3.5等)分频、占空比50%的应用场合却往往不能满足要求。硬件工程师希望有一种灵活的设计方法,根据需要,在实验室就能设计分频器并马上投入使用,更改频率时无需改动原器件或电路板,只需重新编程,在数分钟内即可完成。为此本文基于 CPLD/FPGA用原理图和VHDL语言混合设计实现了一多功能通用分频器。
所属分类:
其它
发布日期:2020-10-22
文件大小:110kb
提供者:
weixin_38601311
FPGA/EPLD的自上而下设计方法
FPGA/EPLD的自上而下(Top-Down)设计方法: 传统的设计手段是采用原理图输入的方式进行的,如图1所示。通过调用FPGA/EPLD厂商所提供的相应物理元件库,在电路原理图中绘制所设计的系统,然后通过网表转换产生某一特定FPGA/EPLD厂商布局布线器所需网表,通过布局布线,完成设计。原理图绘制完成后可采用门级仿真器进行功能验证。 图1:传统的设计手段与Top-Down设计工具的比较 然而,工程师的最初设计思想不是一开始就考虑采用某一FPGA/EPLD厂商的某一特定型号器件
所属分类:
其它
发布日期:2020-10-19
文件大小:120kb
提供者:
weixin_38608025
基于DSP和FPGA的多相变频控制器的设计与实现
为了解决多相变频控制系统驱动信号多、对实时性要求高的问题,设计了一种基于DSP和FPGA的多相变频控制器。提出一种利用三相PWM信号产生单元构建多相PWM发生器的设计方法。该多相变频控制器可以对任意相数、任意调制波波形进行在线设置及多种控制方法的选择。实验结果证明了该多相变频控制器具有通用、灵活、可靠的特点。
所属分类:
其它
发布日期:2020-10-19
文件大小:408kb
提供者:
weixin_38524851
基于FPGA的改进型分组交织器的设计与实现
本文分析了交织器在Turbo码中的作用,以及分组交织器[2]存在的缺陷,提出一种改进型的分组交织器,即交织深度和宽度可控的分组交织器的设计方法。该交织器可根据数字通信中信道的实际特性,做到交织矩阵深度和宽度可控,能够更好的满足不同帧长度数据传输的要求,从而达到最佳的抗突发连续错误的目的。
所属分类:
其它
发布日期:2020-10-18
文件大小:193kb
提供者:
weixin_38667408
基于DSP Builder的带宽自适应全数字锁相环的设计与实现
在设计方法上多采用VHDL语言或者Verilog HDL语言编程完成系统设计,并利用EDA软件对系统进行时序仿真,以验证设计的正确性。该种设计方法就要求设计者对FPGA硬件有一定的了解,并且具有扎实的硬件描述语言编程基础。
所属分类:
其它
发布日期:2020-10-25
文件大小:540kb
提供者:
weixin_38689551
工业电子中的SOPC技术在视觉测量中的设计方案与应用
1引言 视觉测量技术是以机器视觉技术为基础,融合电子技术、计算机技术、近景摄影测量技术、图像处理技术为一体的测量技术,其基本任务是以测量为目的,从图像信息出发计算三维空间中物体的几何信息。其中,图像处理技术是视觉测量系统中最重要的一部分,也是本文的研究重点。 传统的视觉测量系统主要是在 PC机上采用软件方式实现,由于其专用性不够高,因此处理速度较慢。近年来,基于 FPGA的 SOPC技术的出现,使 FPGA高效的硬件并行信号处理能力和软件控制的灵活性完美的结合到一起。在 SOPC系统
所属分类:
其它
发布日期:2020-11-10
文件大小:185kb
提供者:
weixin_38590567
单片机与DSP中的基于DSP+FPGA的实时视频采集系统设计
0 引言 图像是自然生物或人造物理的观测系统对世界的记录,是以物理为载体,以介质来记录信息的一种形式。图像信息是人类认识世界的重要知识来源。据学者统计,人类所得的信息有80%以上是来自眼睛摄取的图像。而事实上,这种静态的图像已无法满足人们对视频信息的要求。随着人们对视频数据的要求越来越高,高清晰、实时性视频数据量越来越大,视频的实时处理难度也在逐渐增大。本文给出了一款基于DSP+FPGA的嵌入式实时视频采集系统的设计方法,该系统可以广泛应用于关系公共安全的场所,如银行、机场、车站、商场等。
所属分类:
其它
发布日期:2020-11-09
文件大小:176kb
提供者:
weixin_38502814
嵌入式系统/ARM技术中的基于嵌入式微处理器和FPGA的高精度测频设计
1 引言 本课题来源于一个无纸记录仪的项目。在该项目中要求无纸记录仪中有一路通道将工业现场采集到的频率信号测量并显示出来。传统的测频系统大多采用单片机加逻辑器件构成,而这类测频系统存在测频速度慢、准确度低、可靠性差的缺点,故而使测量仪表达不到工业现场的要求。鉴于此,本文设计了一种基于嵌入式微处理器SEP 3203和FPGA的测频系统。将嵌入式微处理器灵活的控制功能与FPGA的设计灵活、高速和高可靠性的特点有机结合,从而达到工业现场的实时测量要求,而且该测频系统具有可重构性。 2 测频原理
所属分类:
其它
发布日期:2020-11-25
文件大小:92kb
提供者:
weixin_38688820
EDA/PLD中的基于FPGA的高速数字锁相环的设计与实现
摘 要:本文提出了一种利用边沿触发鉴相缩短锁相环捕获时间的方案,并详细介绍了该方案基于FPGA的实现方法。通过对所设计的锁相环进行计算机仿真和硬件测试,表明该方案确实可以提高锁相环的捕获性能。关键词:数字锁相环(DPLL);捕获时间;FPGA;VHDL 引言捕获时间是锁相环的一个重要参数,指的是锁相环从起始状态到达锁定状态所需时间。在一些系统中,如跳频通信系统,由于系统工作频率不断地发生快速变化(每秒几百次到几千次,甚至高达上万次),要求锁相环能够对信号相位快速捕获。因此研究具有较短捕获时
所属分类:
其它
发布日期:2020-12-09
文件大小:68kb
提供者:
weixin_38607311
EDA/PLD中的基于CPLD/FPGA的多功能分频器的设计与实现
引言 分频器在CPLD/FPGA设计中使用频率比较高,尽管目前大部分设计中采用芯片厂家集成的锁相环资源 ,但是对于要求奇数倍分频(如3、5等)、小数倍(如2.5、3.5等)分频、占空比50%的应用场合却往往不能满足要求。硬件工程师希望有一种灵活的设计方法,根据需要,在实验室就能设计分频器并马上投入使用,更改频率时无需改动原器件或电路板,只需重新编程,在数分钟内即可完成。为此本文基于CPLD/FPGA用原理图和VHDL语言混合设计实现了一多功能通用分频器。 分频原理 偶数倍(2N)
所属分类:
其它
发布日期:2020-12-06
文件大小:75kb
提供者:
weixin_38518638
单片机与DSP中的基于DSP Builder的软件无线电调制器的设计与实现
1.引言 软件无线电(software defined radio)是由J.Mitola在1992年提出的一个概念,它的核心思想是在完全可编程的硬件平台上通过注入不同的软件,实现对工作频段、调制解调方式、信道多址方式等无线功能的改变。调制解调技术在软件无线电的研究过程中是一个重要的组成部分。目前对于软件无线电调制技术的实现多是采用具有调制功能的专用芯片(其中应用较为广泛的是AD公司的AD985X系列)[l]或是可编程器件和专用器件相结合的设计方法实现[2],然而在某些场合,这些调制方式和控
所属分类:
其它
发布日期:2020-12-05
文件大小:203kb
提供者:
weixin_38596117
单片机与DSP中的使用Verilog实现基于FPGA的SDRAM控制器(图)
Realization FPGA-based SDRAM Controller with Verilog 摘 要:介绍了SDRAM的特点和工作原理,提出了一种基于FPGA的SDRAM控制器的设计方法,使用该方法实现的控制器可非常方便地对SDRAM进行控制。关键词:SDRAM;控制器;Verilog;状态机 引言---在基于FPGA的图象采集显示系统中,常常需要用到大容量、高速度的存储器。而在各种随机存储器件中,SDRAM的价格低、体积小、速度快、容量大,是比
所属分类:
其它
发布日期:2020-12-13
文件大小:86kb
提供者:
weixin_38739950
工业电子中的H.264视频解码芯片中视频控制器的设计
引言 H.264是ITU-T VCEG组织和ISO/IEC MPEG组织共同研究的新型视频压缩标准,相比其他视频压缩算法,具有压缩比高、算法复杂的特点。由于编码算法的复杂性,系统对图像解码速度和功耗要求非常严格,因此,在设计解码器时采用了H.264解码专用芯片的设计方案。对一个大的设计项目,一般采用由顶向下(TOP-DOWM)的设计方法,把各功能模块划分为子模块。视频控制器模块是芯片与显示平台的数据接口,对检验芯片设计是否成功起着重要的作用,有必要把它单独划分为一个子模块。为了提高设计的
所属分类:
其它
发布日期:2020-12-13
文件大小:151kb
提供者:
weixin_38665046
一种基于软件无线电的通用调制器的设计和实现
摘要:介绍一种基于软件无线电的通用调制器的设计方法,给出了总体设计方案,说明了系统功能在DSP与FPGA之间的划分及系统的工作流程,关键部分的硬件实现方法和软件设计,给出了测量结果。 上世纪90年代发展起来的软件无线电SDR(SoftwareRadio/Software-DefinedRadio)的基本思想是:构造一个具有开放性、标准化、模块化的通用硬件平台,将各种功能用软件完成。这是一种全新的思想,它一经提出就受到了广泛的重视。但是,到目前为止,各国对软件无线电的研究还非常有限。由于软件无线电
所属分类:
其它
发布日期:2021-02-03
文件大小:262kb
提供者:
weixin_38656364
基于FPGA的高速长线阵CCD驱动电路
高速长线阵CCD相机主要用于航天推扫系统等高速图像数据的采集。本文以DALSA公司生产的IL-P4线阵CCD为例,研究了一种基于FPGA的高速线阵CCD驱动电路的设计方法,首先,分析了线阵CCD的基本结构和工作原理,并阐述了IL-P4驱动信号的时序要求。在ISE 13.4开发系统上,运用Verilog描述的分频器,设计了基于Xilinx公司的Spartan 3E平台的驱动电路。最后,采用ISIM软件进行仿真,并用示波器测试出FPGA输出的驱动脉冲。仿真和实验结果表明,FPGA输出结果完全符合IL
所属分类:
其它
发布日期:2021-01-28
文件大小:1mb
提供者:
weixin_38722944
SOPC技术在视觉测量中的设计方案与应用
1引言 视觉测量技术是以机器视觉技术为基础,融合电子技术、计算机技术、近景摄影测量技术、图像处理技术为一体的测量技术,其基本任务是以测量为目的,从图像信息出发计算三维空间中物体的几何信息。其中,图像处理技术是视觉测量系统中重要的一部分,也是本文的研究重点。 传统的视觉测量系统主要是在 PC机上采用软件方式实现,由于其专用性不够高,因此处理速度较慢。近年来,基于 FPGA的 SOPC技术的出现,使 FPGA高效的硬件并行信号处理能力和软件控制的灵活性完美的结合到一起。在 SOPC系统中
所属分类:
其它
发布日期:2021-01-20
文件大小:220kb
提供者:
weixin_38678510
基于CPLD/FPGA的多功能分频器的设计与实现
引言 分频器在CPLD/FPGA设计中使用频率比较高,尽管目前大部分设计中采用芯片厂家集成的锁相环资源 ,但是对于要求奇数倍分频(如3、5等)、小数倍(如2.5、3.5等)分频、占空比50%的应用场合却往往不能满足要求。硬件工程师希望有一种灵活的设计方法,根据需要,在实验室就能设计分频器并马上投入使用,更改频率时无需改动原器件或电路板,只需重新编程,在数分钟内即可完成。为此本文基于CPLD/FPGA用原理图和VHDL语言混合设计实现了一多功能通用分频器。 分频原理 偶数倍(2N)
所属分类:
其它
发布日期:2021-01-19
文件大小:74kb
提供者:
weixin_38626984
基于FPGA的任意波形发生器设计与实现
摘要:本文提出了一种基于可编程逻辑器件(FPGA)芯片EP2C20F484的任意波形发生器的设计方法。完成了在FPGA的控制下,USB接口控制模块、SRAM控制模块、DA转换模块等协同工作的硬件设计、固件设计以及软件设计,并给出了实验结果。实验结果表明,此任意波形发生器能够按照要求输出相应波形,达到了设计要求。 0 引言 在腐蚀领域和电镀行业,常常需要使用任意波形的电流电压信号进行生产和测试。任意波形是指频率可变、幅值可变、相位可变的正弦波形和其他波形,如三角波形、锯齿波、特殊波形等
所属分类:
其它
发布日期:2021-01-19
文件大小:305kb
提供者:
weixin_38713167
«
1
2
3
4
5
6
7
8
9
10
...
13
»