点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - FPGA的1024点FFT
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
基于Cyclone系列FPGA的1024点FFT算法的实现
基于Cyclone系列FPGA的1024点FFT算法的实现,请你下载看看
所属分类:
硬件开发
发布日期:2009-05-22
文件大小:242688
提供者:
zhangkaitong
用FPGA实现1024点FFT算法
用FPGA实现1024点FFT算法,内部有说明的哦,同时有VHDL和VERILOG 都有
所属分类:
其它
发布日期:2009-08-01
文件大小:533504
提供者:
qgl220
基于Cyclone 系列FPGA 的1024 点FFT 算法的实现
本文介绍了一种用低成本FPGA(Altera 公司的Cyclone 系列)实现基于按频率抽 取(DIF)radix 2 结构1024 点FFT 算法的方法。本设计采用Verilog 语言编程实现,利用 EDA 工具对设计进行了仿真、综合,并在开发板上实现板级验证,最后分析了整个设计的 性能,证明在Cyclone 系列上可以实现高速FFT 算法。
所属分类:
其它
发布日期:2010-03-28
文件大小:253952
提供者:
wuqinyong
基于FPGA 用Verilog实现的1024点FFT源码程序
基于FPGA 用Verilog实现的1024点FFT源码程序,本程序完整描述的FFT的算法,是编写FFT程序的好助手!助你快速掌握FFT!
所属分类:
硬件开发
发布日期:2010-09-10
文件大小:996352
提供者:
cwing
基于FPGA的1024点浮点FFT实现
程序用有限状态机的方法在CYCLONE系列FPGA中实现了1024点的浮点FFT
所属分类:
硬件开发
发布日期:2010-11-07
文件大小:12288
提供者:
ZDL20092009
FFT的NIOS2实现
用NIOS2实现了1024点的FFT,并已成功在液晶屏上显示出正弦波和方波的频谱图
所属分类:
嵌入式
发布日期:2011-08-06
文件大小:882688
提供者:
fpga_cyclone
音频信号分析仪
本系统以单片机和可编程逻辑器件FPGA为控制核心及数据处理核心,主要由信号前级调理模块、抗混叠滤波模块、程控放大模块、AD637有效值检波模块、A/D采样模块和键盘显示处理模块等组成。基于离散傅里叶变换原理,发挥FPGA快速处理的优势,在FPGA里完成了1024点FFT处理,能准确测量音频信号的功率谱,频谱测量频率范围为20Hz~10KHz,频率分辨率达到20Hz,幅度范围为10uV~20V(峰-峰值)。运用相关性原理可以判断信号周期性并测量周期,利用准同步采样能精确测量正弦信号的失真度。此外
所属分类:
硬件开发
发布日期:2012-11-29
文件大小:560128
提供者:
a626329489
FFT快速傅里叶变换
基于FPGA的1024个点的FFT快速傅里叶变换代码
所属分类:
其它
发布日期:2016-02-21
文件大小:523264
提供者:
u010830004
Xilinx FPGA工程例子及源码(第二部分)
1024点FFT快速傅立叶变换.zip (511.44 KB) AD7266的Verilog驱动程序.zip (558.32 KB) BOOTLOADER (基于Platform Flash).rar (973.98 KB) ChipScope使用示例.zip (1.06 MB) DDR SDRAM控制器verilog代码.zip (475.63 KB) DDR SDRAM控制器参考设计VHDL代码.zip (990.35 KB) DDR2 Controller.zip (303.76 KB)
所属分类:
硬件开发
发布日期:2017-08-03
文件大小:40894464
提供者:
zhm11253
fpga实现1024点的fft计算!!!
fpga实现1024点的fft计算!!!fpga实现1024点的fft计算!!!
所属分类:
硬件开发
发布日期:2008-12-22
文件大小:2097152
提供者:
chabu
基于FPGA的1024点流水线结构FFT算法研究与实现
本文针对FFT算法的结构和特点,利用FPGA设计1024点的FFT的实现方案
所属分类:
硬件开发
发布日期:2018-02-28
文件大小:5242880
提供者:
u010070931
FPGA设计频谱仿真实现
在Vivado环境下,调用1024点FFT核,利用乘法器计算I路和Q路的平方,求和;调用cordic核开根号,计算得到信号的幅度谱。使用Systemverilog语言设计testbench。仿真验证了采样率100MHz,40M带宽的线性调频信号的频谱输出
所属分类:
硬件开发
发布日期:2018-12-24
文件大小:227540992
提供者:
wanghui2015
fpga的fft核测试
工程实现1024点FFT运算,应用XILINX fft核,对fft运算后的数据取模运算,同时带有仿真模块,验证模块的正确性
所属分类:
嵌入式
发布日期:2020-09-23
文件大小:77594624
提供者:
sinat_39724439
基于FPGA的FFT算法硬件实现
设计了一种基于FPGA的1024点16位FFT算法,采用了基4蝶形算法和流水线处理方式,提高了系统的处理速度,改善了系统的性能。提出了先进行前一级4点蝶形运算,再进行本级与旋转因子复乘运算的结构。合理地利用了硬件资源。对系统划分的各个模块使用VerilogHDL进行编码设计。对整个系统整合后的代码进行功能验证之后,采用QuartusⅡ与Matlab进行联合仿真,其结果是一致的。该系统既有DSP器件实现的灵活性又有专用FFT芯片实现的高速数据吞吐能力,在数字信号处理领域有广泛应用。
所属分类:
其它
发布日期:2020-10-23
文件大小:238592
提供者:
weixin_38707217
全光纤相干多普勒激光雷达非线性最小二乘风速反演方法及实验研究
研制了一套人眼安全的全光纤相干多普勒激光测风雷达系统。系统采用1550 nm 全光纤单频保偏激光器作为激光发射光源,激光器单脉冲能量0.2 mJ,重复频率10 kHz,脉冲半高全宽400 ns,线宽小于1 MHz。激光雷达接收望远镜和扫描器口径100 mm,采用速度方位显示(VAD)扫描模式对不同方位的视线风速进行测量,使用平衡探测器接收回波相干信号,通过1 G/s的模拟数字(AD)采集卡对相干探测信号进行采集,在现场可编程门阵列(FPGA)数字信号处理器中进行1024点快速傅里叶变换(FFT)
所属分类:
其它
发布日期:2021-02-23
文件大小:2097152
提供者:
weixin_38690089