您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 如何用FPGA实现DDR 控制

  2. Xilinx的DDR控制内核原理描述 Realising DDR SDRAM Memory Subsystems with FPGA 2004
  3. 所属分类:硬件开发

    • 发布日期:2010-03-03
    • 文件大小:1mb
    • 提供者:blueking2003
  1. 基于FPGA的DDR控制器设计

  2. 介绍了 DDR SDRAM 控制器的系统命令和结构 ,设计了一种基于状态机的 DDR SDRAM 控制器 。利 用状态机对读写操作进行控制可提高系统性能 ,给出了基于 FPGA 的控制器的仿真结果 。
  3. 所属分类:硬件开发

    • 发布日期:2010-06-05
    • 文件大小:7mb
    • 提供者:xiaozunding
  1. 基于FPGA的DRR2SDRAM控制器接口的简化设计方法及实现.pdf

  2. 基于FPGA的DRR2SDRAM控制器接口的简化设计方法及实现.pdf
  3. 所属分类:硬件开发

    • 发布日期:2010-06-28
    • 文件大小:800kb
    • 提供者:yk00110011
  1. 基于FPGA 的DDR SDRAM 控制器在高速数据采集系统中应用

  2. 本设计中采用Altera公司Cyclone系列型号为EP1C6Q240C8的fpga实现控制器,以Hynix公司生产的型号为HY5DU121622B(L)TP的DDR SDRAM为存储器,完成了对数据的告诉大容量存储
  3. 所属分类:硬件开发

    • 发布日期:2010-08-27
    • 文件大小:493kb
    • 提供者:wcbcx1221
  1. 总线数据宽度可配置DDR传输的FPGA设计与实现

  2. 基于FPGA的DDR的设计的实现必看。FPGA的设计中存储空间DDR的设计实现
  3. 所属分类:硬件开发

    • 发布日期:2011-05-08
    • 文件大小:218kb
    • 提供者:danxin02140
  1. 基于 FPGA 的 DDR SDRAM 控制器在高速数据采集系统中的应用

  2. DDR SDRAM 是 Double Data Rate SDRAM 的缩写,即双倍速率同步动态随机存储器。DDR 内存是在 SDRAM 内存基础上发展而来的,能够在时钟的上升沿和下降沿各传输一次数据,可以在与 SDRAM 相同的总线时钟频率下达到更高的数据传输率。 本设计中采用 Altera公司 Cyclone 系列型号为 EP1C6Q240C8 的 FPGA 实现控制器,以Hynix 公司生产的型号为 HY5DU121622B(L)TP 的 DDR SDRAM 为存储器,完成了对数据的高速
  3. 所属分类:硬件开发

    • 发布日期:2011-08-13
    • 文件大小:489kb
    • 提供者:F_134
  1. FPGA实现 DDR SDRAM FPGA控制器

  2. DDR SDRAM 高容量和快速度的优点使它获得了广泛的应用,但是其接口与目前广泛 应用的微处理器不兼容。介绍了一种通用的DDR SDRAM控制器的设计,从而使得DDR SDRAM 能 应用到微处理器中去。
  3. 所属分类:硬件开发

    • 发布日期:2012-02-20
    • 文件大小:112kb
    • 提供者:hmanhcc
  1. 使用FPGA控制DDR实现步骤与注意细节

  2. 文档目的:通过一个例子,详细介绍如何使用Cyclone III FPGA实现对4片DDR的控制。 包含内容: 1. 生成DDR Control IP核的过程; 2. 如何参考Altera所提供的IO管脚说明文档; 3. 如何分配DDR的数据线; 4. 如何分配DDR的地址线; 5. 如何分配DDR的控制线; 6. 在综合、布线过程中所需注意的实现细节,为提高效率如何使用的辅助工具; 本文档为原创,是结合一个实际的项目所编写的,对其它的项目实现具有较强的借鉴和指导意义。
  3. 所属分类:硬件开发

    • 发布日期:2012-03-12
    • 文件大小:1mb
    • 提供者:etpolo
  1. 实用DDR控制器

  2. 在分析DDR SDRAM 基本操作原理的基础上,提出了一个基于FPGA 的DDR SDRAM 控制器的设计,实现了DDR SDRAM 读写时序控制,并给出实现结果
  3. 所属分类:硬件开发

    • 发布日期:2013-08-11
    • 文件大小:186kb
    • 提供者:tongjiawen
  1. 基于FPGA的故障注入

  2. 有关于FPGA存贮器的故障注入一直都是难点和热点,该文章很好地进行了分析
  3. 所属分类:硬件开发

    • 发布日期:2013-11-12
    • 文件大小:1mb
    • 提供者:u010369076
  1. FPGA的DDRSDRAM控制器

  2. 基于FPGA的DDR SDRAM控制器在高速数据采集系统中的应用
  3. 所属分类:硬件开发

    • 发布日期:2014-03-16
    • 文件大小:302kb
    • 提供者:u013364292
  1. 基于FPGA的DDR内存条的控制

  2. 内存条既能 满足大容量的存储又能满足读写速度快的要求,这样使得对内存条控制的应用越来越广泛。首先介绍了内存条的 工作原理,内存条电路设计的注意事项,以及如何使用FPGA实现对DDR内存条的控制,最后给出控制的仿真波 形
  3. 所属分类:硬件开发

  1. 基于FPGA的DDR控制器的设计

  2. 本文档主要是介绍基于FPGA的DDR控制器的设计,包括整个设计原理以及最后的实现仿真验证。
  3. 所属分类:硬件开发

    • 发布日期:2018-05-27
    • 文件大小:1mb
    • 提供者:xhnmn
  1. 基于XILINX FPGA的信号处理板设计总结.pdf

  2. 本文总结基于XILINX FPGA的信号处理板设计相关情况,总结提高,共同进步。从需求分析、引脚分配、单板电压设计、时钟系统设计、系统启动方式、DDR设计、PCIE设计、PS端资源分配等进行了介绍
  3. 所属分类:硬件开发

  1. 基于FPGA的数据采集系统网络传输平台设计

  2. 我们设计了一个网络传输平台,主要包括FPGA、DDR芯片和硬件化的网络协议栈芯片,可以通过以太网和计算机通讯,将数据传输到计算机中。
  3. 所属分类:其它

    • 发布日期:2020-08-08
    • 文件大小:284kb
    • 提供者:weixin_38607195
  1. 基于FPGA的DDR SDRAM的控制器设计

  2. FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。   FPGA工作原理   FPGA采用了逻辑单元阵列LCA(Logic Cell Array)这样一个概念,内部包括可配置逻辑模块CLB(Configurable Logic Block)、输出输入模块IOB
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:91kb
    • 提供者:weixin_38739919
  1. EDA/PLD中的基于FPGA的DDR3多端口读写存储管理系统设计

  2. 机载视频图形显示系统主要实现2D图形的绘制,构成各种飞行参数画面,同时叠加实时的外景视频。由于FPGA具有强大逻辑资源、丰富IP核等优点,基于FPGA的嵌入式系统架构是机载视频图形显示系统理想的架构选择。视频处理和图形生成需要存储海量数据,FPGA内部的存储资源无法满足存储需求,因此需要配置外部存储器。     与DDR2 SDRAM相比,DDR3 SDRAM带宽更好高、传输速率更快且更省电,能够满足吞吐量大、功耗低的需求,因此选择DDR3 SDRAM作为机载视频图形显示系统的外部存储器。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:461kb
    • 提供者:weixin_38690376
  1. 单片机与DSP中的基于FPGA 的DDR SDRAM控制器在高速数据采集系统中应用

  2. 实现数据的高速大容量存储是数据采集系统中的一项关键技术。本设计采用Altera 公司Cyclone系列的FPGA 完成了对DDR SDRAM 的控制,以状态机来描述对DDR SDRAM 的各种时序操作,设计了DDR SDRAM 的数据与命令接口。用控制核来简化对DDR SDRAM 的操作,并采用自顶至下模块化的设计方法,将控制核嵌入到整个数据采集系统的控制模块中,完成了数据的高速采集、存储及上传。使用开发软件Quartus II 中内嵌的逻辑分析仪SignalTap II 对控制器的工作流程进行
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:487kb
    • 提供者:weixin_38632146
  1. 一种基于FPGA的DDR SDRAM控制器的设计

  2. 一种基于FPGA的DDR SDRAM控制器的设计、电子技术,开发板制作交流
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:157kb
    • 提供者:weixin_38732744
  1. 基于FPGA的DDR3多端口读写存储管理系统设计

  2. 机载视频图形显示系统主要实现2D图形的绘制,构成各种飞行参数画面,同时叠加实时的外景视频。由于FPGA具有强大逻辑资源、丰富IP核等优点,基于FPGA的嵌入式系统架构是机载视频图形显示系统理想的架构选择。视频处理和图形生成需要存储海量数据,FPGA内部的存储资源无法满足存储需求,因此需要配置外部存储器。     与DDR2 SDRAM相比,DDR3 SDRAM带宽更好高、传输速率更快且更省电,能够满足吞吐量大、功耗低的需求,因此选择DDR3 SDRAM作为机载视频图形显示系统的外部存储器。
  3. 所属分类:其它

« 12 3 4 5 6 7 8 »