您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 一种基于ARM的FPGA程序加载方法

  2. FPGA在系统上电时,需要从外部载入所要运行的程序,此过程被称为程序加载。多数情况下,FPGA从外部专用的 EPROM读入程序。这种方式速度慢,而且只能加载固定的程序。显然,当系统需要容量大而且 FPGA要加载的程序可以根据需要有选择的加载时不能采用这种方法。本文实现了一种基于外部处理器的加载方法,速度快,而且可以根据设置给FPGA加载相应的程序。
  3. 所属分类:硬件开发

    • 发布日期:2010-07-15
    • 文件大小:93kb
    • 提供者:ssxiaochao
  1. 精通LINUX设备驱动程序开发

  2. 目  录 第1章 引言 1 1.1 演进 1 1.2 gnu copyleft 2 1.3 kernel.org 2 1.4 邮件列表和论坛 3 1.5 linux发行版 3 1.6 查看源代码 4 1.7 编译内核 7 1.8 可加载的模块 8 1.9 整装待发 9 第2章 内核 11 2.1 启动过程 11 2.1.1 bios-provided physical ram map 12 2.1.2 758mb lowmem available 14 2.1.3 kernel command
  3. 所属分类:Linux

    • 发布日期:2014-02-13
    • 文件大小:38mb
    • 提供者:zhujianhubei
  1. 精通LINUX设备驱动程序开发

  2. 目  录 第1章 引言 1 1.1 演进 1 1.2 gnu copyleft 2 1.3 kernel.org 2 1.4 邮件列表和论坛 3 1.5 linux发行版 3 1.6 查看源代码 4 1.7 编译内核 7 1.8 可加载的模块 8 1.9 整装待发 9 第2章 内核 11 2.1 启动过程 11 2.1.1 bios-provided physical ram map 12 2.1.2 758mb lowmem available 14 2.1.3 kernel command
  3. 所属分类:Linux

    • 发布日期:2015-05-24
    • 文件大小:38mb
    • 提供者:u011615585
  1. 使用ICAP原语实现SPI-Multiboot加载.pdf

  2. 整个Multiboot的功能是FPGA上电自动从外部SPI FLASH加载一个Golden的bit流,当需要执行Update的程序时,需要外部给一个触发条件,Golden程序会根据触发条件以及启动地址发起重新配置指令,从而FPGA开始重新配置。
  3. 所属分类:硬件开发

  1. 基于FPGA+ DSP的实时图像处理系统设计与实现

  2. 针对图像处理系统计算量大、实时性高和体积小的要求, 研制了一种以DSP为主处理器FPGA 为辅处理器的高性能实时图像处理系统。利用这两种芯片的各自特点, 将算法分成两部分分别交由FPGA 和DSP处理, 大大提高了算法的效率。系统具有结构简单易于实现和运用方便灵活的特点, 加载上相应的程序之后能实现对所获取的图像跟踪、识别和匹配等处理方法。详细说明了系统的设计思路和硬件结构, 并在硬件系统上进行了算法仿真及实验验证。实验结果表明: 该系统实时性高, 适应性好, 能够满足设计要求。
  3. 所属分类:其它

    • 发布日期:2020-08-08
    • 文件大小:188kb
    • 提供者:weixin_38631729
  1. DSP与FPGA加电装载程序不同步及解决办法

  2. 在DSP+FPGA的嵌入式系统中,通常DSP的程序固化在并行FLASH中,而FPGA的程序(固件)用的是串行FLASH,加电装载程序时,两者的加载速度差别较大。 往往是DSP的程序已加载运行,FPGA还在加载,而FPGA又是整个系统的逻辑控制中心,其程序没有运行会导致整个系统无法正常工作。 为了保证系统中DSP与FPGA同步运行,必须采取相应措施。
  3. 所属分类:其它

    • 发布日期:2020-08-20
    • 文件大小:35kb
    • 提供者:weixin_38562026
  1. CPLD对FPGA从并快速加载的解决方案

  2. FPGA是基于静态随机存储器(SRAM)结构的,断电后程序丢失后的每次上电都需要重新加载程序。且随着FPGA规模的升级,加载程序的容量也越来越大
  3. 所属分类:其它

    • 发布日期:2020-08-14
    • 文件大小:269kb
    • 提供者:weixin_38748875
  1. 基于Flash控制器的FPGA在线加载功能设计

  2. 传统的FPGA程序更新的方式是使用开发工具通过JTAG方式将FPGA程序固化至存储器件Nor Flash中,当某一复杂系统内需要更新多块FPGA时,JTAG方式由于同时只能更新一块FPGA,耗费时间长,并且还必须连接线缆,无法实现远程更新。因此,提出了一种FPGA在线更新程序的实现方案,该方案可以实现系统内的多块FPGA程序更新,最大化更新速度的同时,可通过网络实现远程更新,便于调试及远程升级。
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:449kb
    • 提供者:weixin_38732277
  1. TMS320C61416控制FPGA数据加载设计

  2. 本文提出了采用通过市面上常见的Flash ROM芯片替代专用PROM的方式,通过DSP的外部高速总线进行FPGA加载;既节约了系统成本,也能达到FPGA上电迅速加载的目的;特别适用于在FPGA调试后期,待固化程序的阶段。下面以两片Xilinx公司Virtex-4系列XC4VLX60芯片为例,详细介绍采用TI公司的TMS320C61416 DSP控制FPGA芯片数据加载的软硬件设计。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:274kb
    • 提供者:weixin_38592548
  1. 一种基于以太网加载FPGA和DSP的实现方法

  2. 介绍了脱离仿真器直接使用外部计算机通过网口进行程序代码加载的基本原理, 讨论分析了网络接口、FPGA接口和HPI接口的访问控制等关键技术。详述了在包含CPU、FPGA和DSP的复杂系统设计方案中基于以太网加载FPGA和DSP的实现。该技术在系统工程化的应用中具有很好的前景。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:248kb
    • 提供者:weixin_38706951
  1. 工业电子中的CPLD对FPGA从并快速加载的解决方案

  2. 现场可编程门阵列(FPGA)作为专用集成电路(ASIC)领域的一种半定制电路,可以根据设计的需要灵活实现各种接口或者总线的输出,在设备端的通信产品中已得到越来越广泛的使用。FPGA 是基于静态随机存储器(SRAM) 结构的,断电后程序丢失后的每次上电都需要重新加载程序。且随着FPGA 规模的升级,加载程序的容量也越来越大,如Xilinx 公司的Spartan - 6 系列中的6SLX150T,其加载容量最大可以达到4.125 MB。     1 FPGA 常用配置方式     FPGA 的配
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:337kb
    • 提供者:weixin_38603704
  1. EDA/PLD中的基于CPLD的FPGA从并快速加载方案

  2. 现场可编程门阵列(FPGA)作为专用集成电路(ASIC)领域的一种半定制电路,可以根据设计的需要灵活实现各种接口或者总线的输出,在设备端的通信产品中已得到越来越广泛的使用。FPGA 是基于静态随机存储器(SRAM)结构的,断电后程序丢失后的每次上电都需要重新加载程序。且随着FPGA 规模的升级,加载程序的容量也越来越大,如Xilinx 公司的Spartan - 6 系列中的6SLX150T,其加载容量最大可以达到4.125 MB.在通信产品中,要求系统启动快,相应FPGA 加载时间尽可能短,因此
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:299kb
    • 提供者:weixin_38741531
  1. FPGA中设计FSM实现TigerSHARC DSP link口加载

  2. 介绍了一种在FPGA中实现的有限状态机FSM,可以通过link口对TigerSHARC信号处理器进行程序加载。通过信号处理器系统的处理器之间的link互联结构,FSM可实现对整个信号处理系统的加载功能。在FPGA中设计加载状态机及信号处理系统与其他系统的接口,使信号处理系统更加简单、高效。
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:249kb
    • 提供者:weixin_38576811
  1. 嵌入式系统/ARM技术中的一种基于ARM-Linux的FPGA程序加载方法

  2. 摘要:本文实现了一种基于 ARM-Linux的 FPGA程序加载方法,详细讨论了加载过程中各个阶段程序对配置管脚的操作,给出了硬件实现,编写了运行于 ARM处理器的嵌入式 Linux上的驱动程序。   1、引言   FPGA在系统上电时,需要从外部载入所要运行的程序,此过程被称为程序加载。多数情况下,FPGA从外部专用的 EPROM读入程序。这种方式速度慢,而且只能加载固定的程序。显然,当系统需要容量大而且 FPGA要加载的程序可以根据需要有选择的加载时不能采用这种方法。本文实现了一种基于外
  3. 所属分类:其它

    • 发布日期:2020-11-11
    • 文件大小:99kb
    • 提供者:weixin_38553681
  1. 基于Vivado的FPGA程序加载与固化|TI KeyStone C66x多核定点浮点DSP.pdf

  2. 供嵌入式DSP,ARM,FPGA异构多核开发者学习参考案例:基于Vivado的FPGA程序加载与固化|TI KeyStone C66x多核定点浮点DSP.pdf
  3. 所属分类:嵌入式

    • 发布日期:2021-03-26
    • 文件大小:2mb
    • 提供者:Tronlong
  1. FPGA+MicroBlaze裸机程序加载与固化|TI KeyStone TMS320C665557开发板.pdf

  2. 本文章主要讲解:FPGA+MicroBlaze裸机程序加载与固化案例,供嵌入式爱好者,DSP,ARM,FPGA异构多核开发者学习参考案例。
  3. 所属分类:嵌入式

    • 发布日期:2021-03-26
    • 文件大小:1mb
    • 提供者:Tronlong
  1. 一种基于ARM-Linux的FPGA程序加载方法

  2. 一种基于ARM-Linux的FPGA程序加载方法、电子技术,开发板制作交流
  3. 所属分类:其它

    • 发布日期:2021-02-03
    • 文件大小:102kb
    • 提供者:weixin_38668225
  1. 基于Linux系统的FPGA芯片在线加载的设计和实现

  2. 分析了一款FPGA芯片程序加载的原理和过程,介绍了一种在Linux操作系统下, CPU模拟JTAG接口时序在线加载Lattice系列器件的设计和实现。通过设计和实现在Linux系统下的设备驱动层,向上层加载应用程序提供调用接口,完成FPGA芯片程序的在线自动加载过程。通过实践表明,该系统具有稳定性高、操作便捷、易用性强以及可移植性强等优点,具有一定的参考意义。
  3. 所属分类:其它

    • 发布日期:2021-01-29
    • 文件大小:676kb
    • 提供者:weixin_38727567
  1. CPLD对FPGA从并快速加载的解决方案

  2. 现场可编程门阵列(FPGA)作为专用集成电路(ASIC)领域的一种半定制电路,可以根据设计的需要灵活实现各种接口或者总线的输出,在设备端的通信产品中已得到越来越广泛的使用。FPGA 是基于静态随机存储器(SRAM) 结构的,断电后程序丢失后的每次上电都需要重新加载程序。且随着FPGA 规模的升级,加载程序的容量也越来越大,如Xilinx 公司的Spartan - 6 系列中的6SLX150T,其加载容量可以达到4.125 MB。     1 FPGA 常用配置方式     FPGA 的配置数
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:774kb
    • 提供者:weixin_38692162
  1. 基于CPLD的FPGA从并快速加载方案

  2. 现场可编程门阵列(FPGA)作为专用集成电路(ASIC)领域的一种半定制电路,可以根据设计的需要灵活实现各种接口或者总线的输出,在设备端的通信产品中已得到越来越广泛的使用。FPGA 是基于静态随机存储器(SRAM)结构的,断电后程序丢失后的每次上电都需要重新加载程序。且随着FPGA 规模的升级,加载程序的容量也越来越大,如Xilinx 公司的Spartan - 6 系列中的6SLX150T,其加载容量可以达到4.125 MB.在通信产品中,要求系统启动快,相应FPGA 加载时间尽可能短,因此其加
  3. 所属分类:其它

    • 发布日期:2021-01-19
    • 文件大小:444kb
    • 提供者:weixin_38708945
« 12 3 »