您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. WCDMA系统物理层设计 于澄 詹菲编著

  2. 本书围绕3GPP标准规范,结合相应的科研成果,并参考了国内外大量的最新文献对WCDMA系统作了详尽的描述。全书共有八章,主要内容包括WCDMA系统的网络结构和上层信令的处理、基带信号处理、无线信道的分析及该系统所涉及的前沿技术和网络资源管理等。 本书的读者对象是移动通信技术研发人员和信息通信专业的本科生、研究生和教师。 第1章 WCDMA协议标准 1 1.1 第三代移动通信系统标准化 1 1.1.1 标准的制订 1 1.1.2 WCDMA的物理层协议 9 1.2 扩频通信的关键技术 9 1.2
  3. 所属分类:网络攻防

    • 发布日期:2010-09-13
    • 文件大小:9mb
    • 提供者:haonewniu
  1. 交织与解交织的FPGA实现

  2. 交织与解交织的FPGA实现 介绍了数据通信中抗突发连串错码而采用交织和解交织技术。对利用实现交织器和解交织器中读写地址的产生方法进行了比较和深入的探讨。结合现场可编程门阵列器件的特点, 基于技术, 实现了按位的交织和解交织器。该交织器和交织器模块己成功地应用于某专用数字系统。
  3. 所属分类:电信

    • 发布日期:2011-03-28
    • 文件大小:305kb
    • 提供者:liuchaosanhe
  1. 利用FPGA技术实现数字通信中的交织器和解交织器

  2. 介绍用FPGA实现数字通信中的交、解交织器的一种比较通用的方案,详细说明了设计中的一些问题及解决办法。还介绍了一种实现FPGA中信号延时的方法。
  3. 所属分类:硬件开发

    • 发布日期:2012-04-17
    • 文件大小:62kb
    • 提供者:sdfk13
  1. 用块RAM实现卷积交织解交织

  2. 用块RAM实现卷积交织解交织,fpga的实现有很大指导意义
  3. 所属分类:3G/移动开发

    • 发布日期:2013-11-14
    • 文件大小:80kb
    • 提供者:u012824494
  1. FPGA解交织

  2. FPGA解交织verilog代码实现,只提供了实现代码,仿真不在这个文档。
  3. 所属分类:硬件开发

    • 发布日期:2014-03-05
    • 文件大小:299byte
    • 提供者:hzwjy210
  1. DVB系统中交织器和解交织器设计的FPGA实现

  2. 在现代数字通信系统中, 对数据误码率的要求越来越高, 通常一般的纠错码的纠错能力有限并且当发生连续 长度比较大的错误时很难纠错, 所以现代数字通信系统中采用交织与解交织的技术来减少数据错误的发生, 基于欧洲 标准的DVB 数字电视通信系统中, 都采用了这种交织与解交织技术。本文通过研究交织与解交织的原理, 用FPGA 来实现卷积交织, 并且通过Mo delsim 工具进行功能仿真, 利用Synplify 综合工具进行综合, ISE 实现布局布线验证实 现效果。
  3. 所属分类:硬件开发

    • 发布日期:2019-04-02
    • 文件大小:694kb
    • 提供者:staringsun
  1. ADS-B阵列信号二重解交织算法的实时实现

  2. 为解决ADS-B系统通信时的信号交织问题,结合FPGA的工作特点和实时系统的要求,对ADS-B交织检测算法和解交织算法进行优化。针对交织检测算法在实采数据验证时需要变化处理信号的参数才能匹配判决域的问题,设计一种计算判断交织检测的动态门限值的方法,同时将解交织算法中特征向量、广义逆矩阵等复杂的过程优化为对某段信号的协方差矩阵求逆。实现结果表明,优化后的算法适用于硬件实时系统,能有效分离ADS-B交织信号。
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:543kb
    • 提供者:weixin_38634610
  1. 基于FPGA的前向纠错算法

  2. 研究数字音频无线传输中的前向纠错(FEC)算法的设计及实现,对前向纠错中的主要功能模块,如RS编解码、交织器与解交织器等给出基本算法及基于现场可编程门阵列(FPGA)和硬件描述语言的解决方案。选用硬件描述语言VerilogHDL,在开发工具QuartusII4.2中完成软核的综合、布局布线和汇编,在Modelsim中进行时序仿真验证,最终下栽到开发板中进行电路验证及测试。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:450kb
    • 提供者:weixin_38699757
  1. DVB-C解交织器的FPGA实现

  2. 本文分析了卷积交织和解交织的基本原理,然后采用Altera 的FPGA器件,用RAM分区循环移位法来实现解交织器。无论从理论上,还是从计算机仿真和综合结果上来分析,都可以看出用这种方法来实现DVB-C解交织器能有效地节省硬件资源。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:99kb
    • 提供者:weixin_38678255
  1. 基于FPGA的视频监控系统

  2. 设计并实现了一个基于FPGA的2C总线配置模块对视频芯片ADV7181进行合理的配置,介绍了视频信号的处理过程,包括ITUR656视频解码、视频插值、解交织和色度空间变换。处理后的视频一路通过VGA接口在本地显示器上显示,另外一路经过压缩后通过网络传输到网络终端,从而实现网络远程监控。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:25kb
    • 提供者:weixin_38672840
  1. 基于JTAG接口实现ARM的FPGA在线配置

  2. 引 言   随着通信技术的发展,出现越来越多的无线接入技术,为了解决不同标准间的互通和兼容,人们提出了软件无线电(Software Defined Radio,SDR)技术。SDR技术要求通信终端具有可重配置能力,根据特定通信网络情况,动态地改变调制/解调、编解码、交织/解交织等方案。SDR终端的实现往往都是基于可重配置的硬件环境,如现场可编程逻辑阵列(Field Programmable Gate Array,FPGA)、数字信号处理器(Digital Signal Processor,DS
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:268kb
    • 提供者:weixin_38699724
  1. EDA/PLD中的DVB-C解交织器的FPGA实现

  2. 卷积交织和解交织原理简介   在DVB-C系统当中,实际信道中的突发错误往往是由脉冲干扰、多径衰落引起的,在统计上是相关的,所以一旦出现不能纠正的错误时,这种错误将连续存在。因此在DVB-C系统里,采用了卷积交织来解决这种问题。它以一定规律扰乱源符号数据的时间顺序,使其相关性减弱,然后将其送入信道,解交织器按相反规律恢复出源符号数据。   DVB-C的卷积交织和解交织原理为:交织由I=12(I为交织深度)个分支构成。每个分支的延时逐渐递增,递增的单元数M=n/I=204/12=17(M为
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:94kb
    • 提供者:weixin_38569219