本论文对协议进行了详细的分析,建立了SATA IP CORE的层次结构,将设 备端SATA IP CORE划分成应用层、传输层、链路层和物理层;介绍了实现该IP CORE所选择的开发工具、开发语言和所选用的芯片;在此基础上着重阐述协议IP CORE的设计,并对各个部分的设计予以分别阐述,并编码实现;最后进行综合和测试。
本论文对协议进行了详细的分析,建立了 SATA IP CORE 的层次结构,将设 备端 SATA IP CORE 划分成应用层、传输层、链路层和物理层;介绍了实现该 IP CORE 所选择的开发工具、开发语言和所选用的芯片;在此基础上着重阐述协议 IP CORE 的设计,并对各个部分的设计予以分别阐述,并编码实现;最后进行综 合和测试。
本论文对协议进行了详细的分析,建立了SATA IP CORE的层次结构,将设 备端SATA IP CORE划分成应用层、传输层、链路层和物理层;介绍了实现该IP CORE所选择的开发工具、开发语言和所选用的芯片;在此基础上着重阐述协议 IP CORE的设计,并对各个部分的设计予以分别阐述,并编码实现;最后进行综 合和测试。
FPGA能够减少电子系统的开发风险和开发成本,缩短上市时间,降低维护 升级成本,广泛地应用在电子系统中。随着集成电路向着片上系统 ( S o c)的发 展,需要设计出FPGA I P核用于Soc芯片的设计。 本论文的工作围绕FPGA I P核的设计进行,在F PGA结构设计优化和F PGA I P接口方案设计两方面进行了研究。设计改进了适用于数据通路的FPGA新结 构一 — FDP。设计改进了可编程逻辑单元 ( LC) ;对可编程连线作为 “2层2类” 的层次结构进行组织,进行了改进并
在分析某型飞机MILSTD1553B数据总线系统构成的基础上,结合其通信协议与其消息传输格式,建立了某型飞机总线系统通讯层次结构,并运用FPGA和DSP技术设计了此型飞机总线系统通讯软件。
目前,随着工艺和技术的进步,集成电路技术的发展已经使得在一个芯片上集成一个可编程系统(Programmable System On a Chip,PSOC)成为可能。其中,现场可编程门阵列(Field Programmable Gate Array,FPGA)由于其设计灵活、速度快,在数学专用集成电路