您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 書名 : 硬件工程師手冊

  2. 硬件工程师应掌握如下基本技能: 第一、由需求分析至总体方案、详细设计的设计创造能; 第二、熟练运用设计工具,设计原理图、EPLD、FPGA 调试程序的能力; 第三、运用仿真设备、示波器、逻辑分析仪调测硬件的能力; 第四、掌握常用的标准电路的设计能力,如ID 电路、WDT 电路、π型滤波 电路、高速信号传输线的匹配电路等; 第五、故障定位、解决问题的能力; 第六、文档的写作技能; 第七、接触供应商、保守公司机密的技能。
  3. 所属分类:硬件开发

    • 发布日期:2009-05-29
    • 文件大小:875kb
    • 提供者:ycs27
  1. 基于FPGA的数字钟设计报告

  2. EDA技术在电子系统设计领域越来越普及,本设计主要利用VHDL语言在EDA平台上设计一个电子数字钟,它的计时周期为24小时,显示满刻度为23时59分59秒,另外还具有校时功能和闹钟功能。总的程序由几个各具不同功能的单元模块程序拼接而成,其中包括分频程序模块、时分秒计数和设置程序模块、比较器程序模块、三输入数据选择器程序模块、译码显示程序模块和拼接程序模块。并且使用QuartusII软件进行电路波形仿真,下载到EDA实验箱进行验证。该设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VH
  3. 所属分类:硬件开发

    • 发布日期:2009-06-10
    • 文件大小:528kb
    • 提供者:shiyun123
  1. 直流电机PWM控制的FPGA实现

  2. 文章详细地介绍了直流电机的类型、结构、工作原理、PWM调速原理以及FPGA集成芯片。并对直流电机PWM调速系统方案的组成、硬件电路设计、程序设计及系统仿真分别进行了详细的叙述。拟开发的直流电机PWM调速装置具有调速范围宽、低功耗、可实现在线调试等特点。本系统是以FPGA为其控制核心,输入电路以键盘作为输入方式向FPGA控制系统发出控制命令,以有源晶振构成的时钟电路发出信号。控制系统接收命令后直接向H型桥式驱动电路发出PWM控制信号。输出电路主要实现正反转、起停控制、速度在线可调功能。本设计已通
  3. 所属分类:硬件开发

  1. SPI-verilog 调试程序下载

  2. SPI-verilog 调试程序下载我们采用FPGA进行程序的编写。FPGA单片机惊醒程序的编写
  3. 所属分类:硬件开发

    • 发布日期:2009-06-13
    • 文件大小:111kb
    • 提供者:huangjian421
  1. Nios II按键中断调试程序及经验

  2. Nios II按键中断调试程序及经验, 软件:Quatus II 6.1,Nios II 6.1 硬件:EP1C3T144 FPGA开发板
  3. 所属分类:iOS

    • 发布日期:2009-06-24
    • 文件大小:114kb
    • 提供者:chx_00
  1. 串口调试程序(nios ii8.0)fpga/sopc

  2. altera 公司的fpga,ep1c6q240cn芯片,基于sopc/nios ii等串口调试代码。
  3. 所属分类:硬件开发

    • 发布日期:2009-12-29
    • 文件大小:3mb
    • 提供者:zzdnbzzd
  1. 武大FPGA开发板详解和各组成调试程序

  2. 武大FPGA开武大FPGA开发板详解和各组成调试程序发板详解和各组成调武大FPGA开发板详解和各组成调试程序试程序
  3. 所属分类:硬件开发

    • 发布日期:2010-04-25
    • 文件大小:324kb
    • 提供者:zhangkun110
  1. huanor串口调试助手

  2. huanor串口调试助手,用于USB2.0-serial的串口线与FPGA通信,方便初学FPGA的人调试程序
  3. 所属分类:硬件开发

  1. FPGA-cpld串口rs232模块 发送接收程序

  2. 利用Verilog 编写的串口调试程序代码 实现与pc机的通信 程序中的频率及波特率可自行调整
  3. 所属分类:硬件开发

    • 发布日期:2010-07-24
    • 文件大小:276kb
    • 提供者:mlk321
  1. FPGA的rs232串口调试程序,调试通过

  2. FPGA的rs232串口调试程序,调试通过
  3. 所属分类:硬件开发

    • 发布日期:2010-10-29
    • 文件大小:1kb
    • 提供者:TOMORROW_LIU
  1. FPGA嵌入式项目开发实战(8,20章)与光盘代码

  2. FPGA嵌入式项目开发实战(8,20章)与光盘代码 FPGA嵌入式项目开发实战 从实用的角度出发,通过大量工程实例,详细介绍了FPGA项目程序设计的方法与技巧。全书共分为4篇25章,第1篇为FPGA基础知识篇,简要介绍了FPGA硬件结构、VHDL语言编程基础,以及FPGA常用开发工具等;第2篇为FPGA 数字系统程序实例,通过矩阵键盘扫描接口设计、PS/2键盘接口设计、点阵发光管扫描接口设计、VGA彩条信号发生器、6层电梯控制器、两种分频器设计、波形信号发生器的设计、交通灯控制的设计、常见的两
  3. 所属分类:硬件开发

    • 发布日期:2011-12-21
    • 文件大小:46mb
    • 提供者:xiaojj2005
  1. FPGA NRF2401程序

  2. 包括NRF2401A的收发程序,调试成功,还包涵的串口的收发整套完整功能
  3. 所属分类:其它

    • 发布日期:2012-05-22
    • 文件大小:1mb
    • 提供者:wcl1988a
  1. FPGA开发板调试程序

  2. 这个调试程序综合于数码管显示,流水灯,按键等多种程序综合。。
  3. 所属分类:硬件开发

    • 发布日期:2015-05-13
    • 文件大小:848kb
    • 提供者:u012637496
  1. fpga的rtl8211调试程序

  2. fpga调试千兆网,已验证
  3. 所属分类:其它

    • 发布日期:2017-08-05
    • 文件大小:7mb
    • 提供者:zhongjiushixi1
  1. USB-Blaster调试补充教程.pdf

  2. USB Blaster是Altera FPGA的程序下载器,通过计算机的USB接口对Altera的FPGA和配置芯片进行编程、调试以及下载等操作。电脑必须在安装驱动后,USB Blaster才能正常工作。
  3. 所属分类:嵌入式

    • 发布日期:2020-06-05
    • 文件大小:903kb
    • 提供者:weixin_42023606
  1. iMX6 EIM总线驱动程序

  2. EIM总线用于ARM芯片快速访问外部存储器。本文件包含iMX6开发板EIM总线驱动程序(fpga.c)、调试程序(eim_test.c)及调试方法。程序仅供参考学习。
  3. 所属分类:嵌入式

    • 发布日期:2020-08-28
    • 文件大小:66kb
    • 提供者:becdecorbin
  1. 利用FPGA实现小波实时信号处理

  2. 引言   在对时变信号进行分析时,小波变换则显现出了明显的优势,因为它能够同时在时域和频域进行局部分析。小波算法由于具有滤波效果好、信号细节损失少的优点,从而引起了人们的广泛关注和实际生活中的不断应用。目前常用的硬件芯片分为两大类:基于大规模可编程集成电路FPGA的纯硬件实现方案和基于高速通用DSP的软件实现方案。采用FPGA的硬件实现方案硬件接口设计灵活,可以和任意数字外围电路直接使用,且其具有高度的集成度和高速的处理速度;而基于高速通用DSP的软件实现方案代码设计灵活,可以快速修改和调试程序
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:166kb
    • 提供者:weixin_38655990
  1. TMS320C61416控制FPGA数据加载设计

  2. 本文提出了采用通过市面上常见的Flash ROM芯片替代专用PROM的方式,通过DSP的外部高速总线进行FPGA加载;既节约了系统成本,也能达到FPGA上电迅速加载的目的;特别适用于在FPGA调试后期,待固化程序的阶段。下面以两片Xilinx公司Virtex-4系列XC4VLX60芯片为例,详细介绍采用TI公司的TMS320C61416 DSP控制FPGA芯片数据加载的软硬件设计。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:274kb
    • 提供者:weixin_38592548
  1. 在嵌入FPGA的IP核8051上实现TCP/IP的设计

  2. 介绍了如何将可综合的IP核8051嵌入FPGA的基本方案, 着重讨论了利用嵌入的IP核来实现简单的TCP/IP协议, 从而实现远程调试的具体方法。利用该方法不但能够通过8051进行某些简单的控制而不需要改变FPGA的程序, 而且还能通过8051实现TCP/IP对FPGA的远程调试。
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:237kb
    • 提供者:weixin_38742124
  1. 高速全数字解调器的一种在线调试方法

  2. 提出一种高速全数字解调器的在线调试方法,灵活运用FIFO捕获并缓存包含错误信息的相关数据,解决了高速、海量数据流中难以捕获偶发性错误信息的难题,为程序缺陷分析提供条件,可直接用于高速全数字解调器的后期调试,其基本思想适应于其他高速逻辑的FPGA调试。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:225kb
    • 提供者:weixin_38742520
« 12 3 4 5 6 7 8 9 10 »