点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - FPGA通用异步收发器设计
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
基于FPGA的异步串行通信控制器的设计与实现.pdf
】本论文采用VHDL语言描述硬件功能,利用Altera公司的FPGA芯片,采用模块化设计方法设计UART(通用异步收发 器)的各个模块,在QuartuslI和ModelSim环境下进行设计、编译、仿真和下载。而上位机利用VC6.0实现PC机与UART的通信。 最后的通信测试表明系统数据完全正确。
所属分类:
硬件开发
发布日期:2009-09-04
文件大小:230kb
提供者:
whlwa
基于FPGA的通用异步收发器的设计
EDA 技术作为现代电子设计技术的核心,它依赖强大的计算机,在EDA工具软件平台上,对以硬件描述语言VHDL为逻辑描述手段完成的设计文件,自动地完成逻辑编译、逻辑简化、逻辑分割、逻辑综合、结构综合,以及逻辑优化和仿真测试,直到实现既定的电子线路系统功能。EDA技术使得设计者的工作仅限于利用软件的方式,即利用硬件描述语言和EDA软件来完成对系统硬件功能的。本文采用EDA技术对通用异步收发器的设计。
所属分类:
嵌入式
发布日期:2010-01-21
文件大小:416kb
提供者:
llq397475936
VHDL 实用电路模块设计
步进电机驱动程序,VGA彩条信号显示控制器,采用高速A/D的存储示波器设计,通用异步收发器设计,信号采集与频谱分析,等精度频率/相位计设计,DDS设计等
所属分类:
硬件开发
发布日期:2010-03-31
文件大小:1mb
提供者:
tobenumber1
rs232 fpga实现
利用FPGA实现UART的设计,采用VHDL语言作为硬件功能的描述,硬件采用Altera公司的EPlK30TC144-3芯片,运用模块化设计方法分别设计了UART(通用异步收发器)的发送器、接收器
所属分类:
硬件开发
发布日期:2010-05-05
文件大小:3kb
提供者:
q48150217
EDA—EDA技术实用教程(pdf影印)
学习VHDL和FPGA的经典资料 第 1 章 概述 1.1 EDA 技术及其发展 1.2 EDA 技术实现目标 1.3 硬件描述语言VHDL 1.4 VHDL 综合 1.5 基于VHDL 的自顶向下设计方法 1.3 EDA 技术的优势 1.3 EDA 的发展趋势 【习题】 第 2 章 EDA 设计流程及其工具 2.1 设计流程 2.1.1 设计输入(原理图/HDL 文本编辑) 2.1.2 综合 2.1.3 适配 2.1.4 时序仿真与功能仿真 2.1.5 编程下载 2.1.6 硬件测试 2.2
所属分类:
硬件开发
发布日期:2010-06-07
文件大小:8mb
提供者:
zt839486421
FPGA通用异步收发器设计 uart
FPGA通用异步收发器设计 uartFPGA通用异步收发器设计 uartFPGA通用异步收发器设计 uartFPGA通用异步收发器设计 uart
所属分类:
硬件开发
发布日期:2011-06-02
文件大小:188kb
提供者:
shbsr
FPGA电子课件(共8章,很全面包括altera和xilinx,附带程序) 8
FPGA电子课件(共8章,很全面包括altera和xilinx,附带程序) Xilinx AlteraFPGA最小系统板设计 多功能波形发生器的系统设计 8.2 FPGA对LED显示器的.ppt 8.3 FPGA对LCD显示器的.ppt 8.5 TLC5510接口电路及程序设计.ppt 8.19自动升降电梯控制器设计.ppt 8.16 采用测频原理的数字频率计.ppt 8.15数字基带信号传输码型发生器设计.ppt 8.11二进制相位键控(PSK)调制器与解调器设计.ppt 8.24 步进电机
所属分类:
3G/移动开发
发布日期:2011-07-05
文件大小:2mb
提供者:
wxm002
FPGA通用异步收发器
FPGA通用异步收发器,电子设计自动化设计
所属分类:
硬件开发
发布日期:2012-11-25
文件大小:106kb
提供者:
linbingyang
基于FPAG的通用异步收发器设计
通用异步收发器(Universal Asynchronous Receiver Transmitter,UART)是一种支持短距离传输的串行通信接口,在微机和外设之间的数据交换。常常用于短距离、低速、低成本的通信中。8250、8251、NS16450等芯片都是常见的UART器件。随着半导体技术的革命性进步,数百万的晶体管被集成到电上系统来实现,不仅能使整个系统更为灵活、紧凑、减小整个电路的体积,而且提高了系统的可靠性和稳定性。 本设计采用采用自顶向下(Top_Down)的设计方法,使用Veri
所属分类:
专业指导
发布日期:2012-12-28
文件大小:3mb
提供者:
liupingtoday
通用异步收发器设计
自己写的代码,已亲测,比较简单,适合初学者
所属分类:
硬件开发
发布日期:2015-07-08
文件大小:2mb
提供者:
cxl4227
基于FPGA的串口通信设计.rar
为了适应全数字自动化控制更加广泛应用,采用FPGA对UART进行多模块的系统设计的方法,是串口通信的集成度更高。对UART系统结构进行了多模块的分解。UART(通用异步收发器)是一种应用广泛的短距离串行传输接口,常用于短距离、低速、低成本的通信中。本文采用了Verilog语言设计了一个UART发送模块和接收模块,从而实现FPGA和PC机的异步串行通信。
所属分类:
其它
发布日期:2019-05-31
文件大小:3mb
提供者:
mx1412xm
基于FPGA的uart接口电路设计verilog实现
通用串口是远程通信接口,在数字系统中使用很普遍,是一个很重要的部件本设计使用了Verilog HDL语言描述硬件功能,利用Quartus II 13.0在FPGA 芯片上综合描述,利用模块化设计方法设计 UART(通用异步收发器)的各个模块。其中包括波特率控制、SRAM存储、UART数据接收器、UART数据发送器、数码管显示,本设计采用外部时钟50MHZ,波特率4800和9600可设定。资源中附有代码和quartusII的工程文件,由于作者水平有限,若有不足之处欢迎指正。
所属分类:
硬件开发
发布日期:2019-07-12
文件大小:4mb
提供者:
qq_40223983
一种基于FPGA的UART电路实现
UART 即通用异步收发器,传统上采用多功能的专用集成电路实现。但是在一般的使用中往往不需要完整的UART 的功能,比如对于多串口的设备或需要加密通讯的场合使用专用集成电路实现的UART 就不是最合适的。本设计使用Xilinx 的FPGA 器件,只将UART 的核心功能嵌入到FPGA 内部,不但实现了电路的异步通讯的主要功能,而且使电路更加紧凑、稳定、可靠。
所属分类:
其它
发布日期:2020-08-07
文件大小:265kb
提供者:
weixin_38637764
基于Verilog HDL的UART模块设计与仿真
通用异步收发器UART常用于微机和外设之间的数据交换,针对UART的特点,提出了一种基于Verilog HDL的UART设计方法。采用自顶向下的设计路线,结合状态机的描述形式,使用硬件描述语言设计UART的顶层模块及各个子模块,从而使整个设计更加紧凑、可靠。同时采用参数化的设计方法,增强系统的可移植性。仿真结果表明,该系统可支持标准异步串行传输RS-232协议,可集成到FPGA芯片中使用。
所属分类:
其它
发布日期:2020-08-05
文件大小:82kb
提供者:
weixin_38709511
基于FPGA的通用异步收发器设计
采用Verilog HDL语言作为硬件功能的描述,运用模块化设计方法分别设计了通用异步收发器(UART)的发送模块、接收模块和波特率发生器,并结合现场可编程门阵列(FPGA)的特点,实现了一个可移植的UART模块。该设计不仅实现了串行异步通信的主要功能,而且电路简单,工作稳定、可靠,可以将其灵活地嵌入到各个通信系统中。
所属分类:
其它
发布日期:2020-10-21
文件大小:326kb
提供者:
weixin_38736760
基于FPGA的UART模块的设计
通用异步收发器(UniversalAsynchronotlsReceiv—er/Transmitter,UART)是辅助计算机与串行设备之间的通信,作为RS232通信接口的一个重要的部分,目前大部分的处理器都集成了UART。
所属分类:
其它
发布日期:2020-10-20
文件大小:270kb
提供者:
weixin_38744803
基于FPGA通用异步收发器UART设计
摘要 通用异步收发器(UART)是一种能同时支持近距离和远距离传输的异步串行接口,具有传输速率较高、传输距离长、抗干扰性能好、电路结构简单以及节省布线资源等优点。然而,随着社会的发展,信息传输容量越来越大,传统的 UART 成为信息传输中的瓶颈。因此,提升 UART 的传输速率具有重大的意义。FPGA 芯片拥有数量众多的 LE(逻辑单元),再加上数量众多的布线资源,使它具有非常强的灵活性。因此,使用 FPGA 实现的 UART 在传输速率使用灵活性以及性价比方面具有很大的优势。 本文对 UART
所属分类:
其它
发布日期:2021-01-06
文件大小:2mb
提供者:
weixin_38612648
基于FPGA通用异步收发器UART设计
摘要 通用异步收发器(UART)是一种能同时支持近距离和远距离传输的异步串行接口,具有传输速率较高、传输距离长、抗干扰性能好、电路结构简单以及节省布线资源等优点。然而,随着社会的发展,信息传输容量越来越大,传统的 UART 成为信息传输中的瓶颈。因此,提升 UART 的传输速率具有重大的意义。FPGA 芯片拥有数量众多的 LE(逻辑单元),再加上数量众多的布线资源,使它具有非常强的灵活性。因此,使用 FPGA 实现的 UART 在传输速率使用灵活性以及性价比方面具有很大的优势。 本文对 UART
所属分类:
其它
发布日期:2021-01-06
文件大小:2mb
提供者:
weixin_38556189
基于FPGA实现通用异步收发器基本功能的应用设计
通用异步收发器(Universal Asynchronous Receiver/Transmitter,UART)可以和各种标准串行接口,如RS232和RS485等进行全双工异步通信,具有传输距离远、成本低、可靠性高等优点。一般UART由专用芯片来实现,但专用芯片引脚都较多,内含许多辅助功能,在实际使用时往往只需要用到UART的基本功能,使用专用芯片会造成资源浪费和成本提高。当我们不需要用到完整的的UART功能和一些辅助功能时,就可以将需要的UART功能集成用FPGA来实现,然而,FPGA内部并
所属分类:
其它
发布日期:2021-01-20
文件大小:199kb
提供者:
weixin_38670208
设计基于FPGA的串行通用异步收发器
UART(Universal Asynchronous Receiver Transmitter通用异步收发器)是一种应用广泛的短距离串行传输接口。常常用于短距离、低速、低成本的通讯中。8250、8251、NS16450等芯片都是常见的UART器件。基本的UART通信只需要两条信号线(RXD、TXD)就可以完成数据的相互通信,接收与发送是全双工形式。TXD是UART发送端,为输出;RXD是UART接收端,为输入。 UART的基本特点是:(1)在信号线上共有两种状态,可分别用逻辑1(高电平)
所属分类:
其它
发布日期:2021-01-19
文件大小:112kb
提供者:
weixin_38660813
«
1
2
3
»