您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Altera FPGA\CPLD设计(基础篇)-part1

  2. 第1章 FPGA/CPLD简介 1.1 可编程逻辑设计技术简介 1.1.1 可编程逻辑器件发展简史 1.1.2 可编程逻辑器件分类 1.2 FPGA/CPLD的基本结构 1.2.1 FPGA的基本结构 1.2.2 CPLD的基本结构 1.2.3 FPGA和CPLD的比较 1.3 FPGA/CPLD的设计流程 1.4 FPGA/CPLD的常用开发工具 1.5 下一代可编程逻辑设计技术展望 1.5.1 下一代可编程逻辑器件硬件上的四大发展趋势 1.5.2 下一代EDA软件设计方法发展趋势 1.6
  3. 所属分类:硬件开发

    • 发布日期:2009-10-14
    • 文件大小:13mb
    • 提供者:love_liu
  1. Altera FPGA\CPLD设计(基础篇)-part2

  2. 第1章 FPGA/CPLD简介 1.1 可编程逻辑设计技术简介 1.1.1 可编程逻辑器件发展简史 1.1.2 可编程逻辑器件分类 1.2 FPGA/CPLD的基本结构 1.2.1 FPGA的基本结构 1.2.2 CPLD的基本结构 1.2.3 FPGA和CPLD的比较 1.3 FPGA/CPLD的设计流程 1.4 FPGA/CPLD的常用开发工具 1.5 下一代可编程逻辑设计技术展望 1.5.1 下一代可编程逻辑器件硬件上的四大发展趋势 1.5.2 下一代EDA软件设计方法发展趋势 1.6
  3. 所属分类:硬件开发

    • 发布日期:2009-10-14
    • 文件大小:7mb
    • 提供者:love_liu
  1. EP1C6FPGA实验系统中EP1C6-240C8的管脚分配方案

  2. 系统的主要配置: 1. Altera EP1C6T240C8主芯片; 2. 配置芯片EPCS4; 3. 20MHZ、50MHZ两种有源晶振; 4. 8位LED数码管显示; 5. 4×4键盘; 6. 8个发光二极管; 7. 8位拨码开关; 9. 8个按键输入; 10. 一个扬声器; 11. ByteBlaster MV JTAG下载线; 12. ByteBlasterII AS下载线; 13. 5V直流电源; 14. RS232接口; 15. VGA接口; 16. PS/2键盘和鼠标接口; 17
  3. 所属分类:C

    • 发布日期:2010-04-30
    • 文件大小:48kb
    • 提供者:zfhouse
  1. VHDL实用教程,硬件描述语言

  2. 第1 章绪 论 ....................................................................................................................1 § 1.1 关于EDA...............................................................................................................1
  3. 所属分类:硬件开发

    • 发布日期:2010-07-14
    • 文件大小:4mb
    • 提供者:angus36
  1. 下载FPGA三种方式

  2. 详细介绍FPGA的多种下载配置方式 下载FPGA里面 有三种方式 JTAG 下载sof文件,掉电丢失 可以将sof转换为jic文件,用EPCSx配置,掉电不丢失 AS 下载pof文件,配置EPCSx,掉电不丢失 PS 比较老的下载方式,很少使用
  3. 所属分类:硬件开发

    • 发布日期:2011-09-19
    • 文件大小:134kb
    • 提供者:south_fox
  1. FPGA配置方式

  2. 学习FPGA,我们需要对FPGA的配置过程有一个大致的了解,我们写这篇文章 主要是为了帮大家梳理一下配置中的基本知识点,使对这个FPGA的工作过程的了解有一个很好的补充。
  3. 所属分类:硬件开发

    • 发布日期:2011-11-20
    • 文件大小:214kb
    • 提供者:qingfengtsing
  1. Altera杯上交大竞赛-DE2板P56k.pdf

  2. 讲了很多关键技术及开发思路,主要讲 Cyclone II 系列FPGA开发方法 DE2平台的开发环境 含部分代码及如下原理图: (1)DE2 布局,,(2) DE2 顶层原理图,,(3) 音频部分原理图 (4) LED 与LCD,,(5) 七段数码管,(6)EP2C35 BANK1 与2 原理图 (7) EP2C35 BANK3 与4 原理图,(8) EP2C35 BANK5 与6 原理图 (9) EP2C35 BANK7 与8 原理图,,(10)EP2C35 电源与配置部分原理图 (11)以
  3. 所属分类:硬件开发

    • 发布日期:2011-12-17
    • 文件大小:5mb
    • 提供者:glyhww
  1. HDL课程设计报告(PS/2接口键盘)

  2. 本设计是以现场可编程逻辑器件(FPGA)为核心的PS/2接口键盘的输入识别电路。利用QuartusⅡ软件编写verilog HDL硬件描述语言程序以实现键盘部分简单键值的识别与输出。本设计主要以程序为核心,硬件电路的搭建使用FPGA实验箱,将程序顶层文件里定义的输入输出端口与实验箱管脚进行相应的配置,除实验箱上的reset键以外,外设是一个与实验箱通过PS/2接口相连的键盘。当系统上电后,实验箱上的数码管可以依次显示从键盘上输入的键值,并具有数码管清零功能。
  3. 所属分类:嵌入式

    • 发布日期:2013-01-01
    • 文件大小:960kb
    • 提供者:shhdgl
  1. VHDL 应用教程

  2. 学习VHDL的入门书籍 目录 第1 章绪 论 ....................................................................................................................1 § 1.1 关于EDA.................................................................................................
  3. 所属分类:专业指导

    • 发布日期:2013-02-25
    • 文件大小:4mb
    • 提供者:trondai
  1. PS/2键盘识别

  2. 键盘是最常用人机接口设备之一,在嵌入式系统中有着相当广泛的应用。一般自行设计的简易矩阵键盘仅仅是按行、列排列起来的矩阵开关。当需要较多的按键时,则会占用较多的I/O 端口,在软件上则要进行上电复位按键扫描及通信处理,而且还要加上按键的去抖动处理,增大了软硬件开销。而PS/2 键盘,内嵌自动去除按键抖动设计,自动地识别键的按下与释放,软硬件开发简便,价格便宜,稳定可靠,将PS/2 键盘作为嵌入式系统的输入设备已经成为可行的方案。 本设计是以现场可编程逻辑器件(FPGA)为核心的PS/2接口键盘的
  3. 所属分类:嵌入式

    • 发布日期:2013-03-05
    • 文件大小:246kb
    • 提供者:shhdgl
  1. Zynq-7000&ZynqMP;启动配置和启动文件.pdf

  2. Zynq-7000&ZynqMP;启动配置和启动文件,讲述了Zynq-7000&ZynqMP;的一些基本配置和简单应用方法。保留 SD 0 保留 PLL模式 使用PII 0 旁路PLL MIO第0组电压 2.5V/3.3V MIO第1组电压 2.5V/3.3V L 8V 1.2.2 Zynq UltraScale+ MPSoC 启动模式如表1.2所示。 表1.2 Boot modes MIO Non Secure Signed Mode Descr iption M Location Secur
  3. 所属分类:C

    • 发布日期:2019-07-16
    • 文件大小:1mb
    • 提供者:qq_37680897
  1. 2006测试测量和自动化解决方案文集.pdf

  2. 2006测试测量和自动化解决方案文集pdf,该资料是基于计算机的测试测量和自动化应用方案2006年优秀论文的合订本,包含全部获奖论文。LabV正W特别奖 基丁虚拟仪器的发动机试验台架系统.… 行业:汽车 院校特别奖 基于LabⅤIEW的智能车仿真平台 64 行业:高校/教育 N系统联盟商特别奖 采用N模块化仪器构建业界领先的RFID测试系统. .67 行业:电信 一等奖 汽车 基于N产品的高压共轨柴油机电控单元测试系统的开发 作者:杭勇杨明陆娟 职务:高级工程师 公司:一汽无锡油泵油嘴研究所
  3. 所属分类:其它

    • 发布日期:2019-10-09
    • 文件大小:74mb
    • 提供者:weixin_38743481
  1. 基于单片机的CPLD/FPGA被动串行下载配置的实现

  2. 针对基于SRAM工艺的器件的下载配置问题,本文介绍采用AT89S2051单片机配合串行E2PROM存储器,实现CPLD/FPGA器件的被动串行(PS)模式的下载配置。
  3. 所属分类:其它

    • 发布日期:2020-08-13
    • 文件大小:234kb
    • 提供者:weixin_38538021
  1. Altera FPGA下载配置

  2. 1.FPGA器件有三类配置下载方式:主动配置方式(AS)和被动配置方式(PS)和最常用的(JTAG)配置方式。
  3. 所属分类:其它

    • 发布日期:2020-08-14
    • 文件大小:134kb
    • 提供者:weixin_38588394
  1. 单片机与DSP中的基于单片机P89C61X2的FPGA配置

  2. 引 言   大部分FPGA采用基于SRAM(静态随机存储器)的查找表逻辑形成结构,就是用SRAM构成逻辑函数发生器。SRAM工艺的芯片在掉电后信息就会丢失,需要外加一片专用配置芯片。在上电时,由这个专用配置芯片把数据加载到FPGA中,然后FPGA就可以正常工作。这就是在线可重配置ICR(In-Circuit Reconfigurability)方式。   Altera公司生产的具有ICR功能的APEX、FLEX10K、ACEX、FLEX6000等系列器件可以使用6种模式进行配置,即使用专用E
  3. 所属分类:其它

    • 发布日期:2020-12-06
    • 文件大小:114kb
    • 提供者:weixin_38666114
  1. 嵌入式系统/ARM技术中的FPGA器件在嵌入式系统中的配置方式的探讨

  2. 摘要:通过说明FPGA的各种配置方式及各种配置文件的使用,重点探讨了在嵌入式系统中使用FPGA的软硬件设计。使用微处理器在线配置FPGA时,需要将存储在Flash中的配置文件,通过微处理器的I/O口存储到FPGA的数据存储器(SRAM)。文中详述了如何利用FPGA的被动串行方式(PS)配置方式,和根据配置时序实现嵌入式系统中FPGA的配置电路和相应的应用软件的过程。   关键词:嵌入式系统,FPGA, 微处理器配置 引言   在当今商业竞争日益加强的环境中,产品是否便于现场升级和是否便于灵
  3. 所属分类:其它

    • 发布日期:2020-12-05
    • 文件大小:133kb
    • 提供者:weixin_38690079
  1. 单片机与DSP中的基于U盘和单片机的FPGA配置

  2. 摘要 介绍FPGA的配置方式、配置数据文件和详细配置过程,以及单片机配置FPGA的优点,创新地提出配置数据存放在U盘中的思想;同时也介绍了单片机控制读/写USB设备(如U盘)的软硬件设计;最后给出配置数据存放在U盘中、采用单片机控制对FPGA进行PS配置的具体设计,满足了FPGA系统的升级、保密和安全性要求,具有创新性和重大实用价值。  关键词 FPGA配置方式 配置数据USB U盘安全性 配置过程 引 言    FPGA广泛应用在电子通信领域,其安全性引起了注意,本文针对安全配置提出了解决
  3. 所属分类:其它

    • 发布日期:2020-12-08
    • 文件大小:338kb
    • 提供者:weixin_38516863
  1. 基于时间标记的60皮秒FPGA精密时间测量系统

  2. 为了记录物理实验中多次事件发生的时间,本文基于时间标记在FPGA上设计了高精度的时间测量系统。该系统测量电路的工作模式可通过上位机发送指令来配置以连接不同的输入及测量电路,从而可以充分利用系统的延迟单元资源。同时,为了解决延迟单元非线性的问题,本文通过码密度测试完成了对延迟链中各个单元延迟时间的测试。集成于上位机软件的校正算法可根据各单元延迟时间对测量结果进行优化。经测量,该系统可以达到63 ps的精度,经过校正算法可将均方根误差(RMSE)从66 ps降低到34 ps。
  3. 所属分类:其它