您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Altera FPGA_CPLD设计 基础篇.part1

  2. Altera FPGA_CPLD设计 基础篇
  3. 所属分类:硬件开发

    • 发布日期:2009-07-20
    • 文件大小:14680064
    • 提供者:yx1770
  1. Altera FPGA_CPLD设计 基础篇.part2

  2. Altera FPGA_CPLD设计 基础篇
  3. 所属分类:硬件开发

    • 发布日期:2009-07-20
    • 文件大小:9437184
    • 提供者:yx1770
  1. FPGA 超级经验谈

  2. FPGA/CPLD 数字电路设计经验分享 摘要:在数字电路的设计中,时序设计是一个系统性能的主要标志,在高层次设计方法中, 对时序控制的抽象度也相应提高,因此在设计中较难把握,但在理解 RTL 电路时序模型的 基础上,采用合理的设计方法在设计复杂数字系统是行之有效的,通过许多设计实例证明采 用这种方式可以使电路的后仿真通过率大大提高, 并且系统的工作频率可以达到一个较高水 平。
  3. 所属分类:硬件开发

    • 发布日期:2009-07-28
    • 文件大小:967680
    • 提供者:qz3168765
  1. FPGA设计入门基础超级教程

  2. FPGA设计入门基础超级教程 一、基于FPGA的设计流程和方法 所谓的 “基于FPGA的设计”---是指使用FPGA器件作为载体,借助EDA工具实现有限功能数字系统的技术过程。 实际上就是:系统功能定义具体FPGA电路实现 的若干个影射和变换的技术过程。 1、系统设计(制定系统规范)---手工完成 2、模块设计---手工完成 3、设计输入---手工完成 4、功能仿真 5、综合、优化和映射 6、布局与布线,生成编程文件 7、时序仿真---借助EDA工具手工完成 8、器件的编成和测试
  3. 所属分类:硬件开发

    • 发布日期:2009-07-28
    • 文件大小:15728640
    • 提供者:qz3168765
  1. FPGA开发全攻略——基础篇

  2. FPGA 是英文Field Programmable Gate Array 的缩写,即现场可编程门阵列,它是在PAL、GAL、CPLD 等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC) 领域中的一种半定制电路而出现的, 既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。它是当今数字系统设计的主要硬件 平台,其主要特点就是完全由用户通过软件进行配置和编程,从而完成某种特定的功能,且可以反复擦写。在 修改和升级时,不需额外地改变PCB 电路板,只是在计算机上修
  3. 所属分类:硬件开发

    • 发布日期:2009-08-02
    • 文件大小:4194304
    • 提供者:laoshubuaidami
  1. CPLD与FPGA教程

  2. 详细描述了CPLD和FPGA的基础设计方法,VHDL,AHDL语言的范例
  3. 所属分类:硬件开发

    • 发布日期:2009-08-03
    • 文件大小:8388608
    • 提供者:liilruirui007
  1. FPGA培训课件(华中科技大学)

  2. FPGA培训课件,给竞赛专用的,比较全,需要基础比较好
  3. 所属分类:硬件开发

    • 发布日期:2009-08-08
    • 文件大小:7340032
    • 提供者:henry747647
  1. FPGA/CPLD数字电路设计经验分享

  2. 在数字电路的设计中,时序设计是一个系统性能的主要标志,在高层次设计方法中,对时序控制的抽象度也相应提高,因此在设计中较难把握,但在理解RTL电路时序模型的基础上,采用合理的设计方法在设计复杂数字系统是行之有效的,通过许多设计实例证明采用这种方式可以使电路的后仿真通过率大大提高,并且系统的工作频率可以达到一个较高水平。
  3. 所属分类:硬件开发

    • 发布日期:2009-08-09
    • 文件大小:1048576
    • 提供者:s52zok
  1. FPGA 设计宝典-1

  2. FPGA 设计宝典-基础 电子工程师创新设计必备宝典系列之FPGA开发全攻略
  3. 所属分类:硬件开发

    • 发布日期:2009-08-14
    • 文件大小:5242880
    • 提供者:cn2232
  1. fpga---经验介绍

  2. 在数字电路的设计中,时序设计是一个系统性能的主要标志,在高层次设计方法中,对时序控制的抽象度也相应提高,因此在设计中较难把握,但在理解RTL电路时序模型的基础上,采用合理的设计方法在设计复杂数字系统是行之有效
  3. 所属分类:硬件开发

    • 发布日期:2009-08-14
    • 文件大小:1048576
    • 提供者:yh279111429
  1. 100列FPGA例子

  2. 入门的100100列FPGA例子,里面含有100列基础列子,有利于新手入门
  3. 所属分类:硬件开发

    • 发布日期:2009-08-15
    • 文件大小:328704
    • 提供者:dgqbt
  1. 电子工程师创新设计必备宝典系列之FPGA开发全攻略_基础篇

  2. 电子工程师创新设计必备宝典系列之FPGA开发全攻略_基础篇
  3. 所属分类:硬件开发

    • 发布日期:2009-08-21
    • 文件大小:4194304
    • 提供者:jackhuang82
  1. FPGA设计基础 FPGA设计基础

  2. FPGA设计基础 很好的设计资料 FPGA设计基础
  3. 所属分类:硬件开发

    • 发布日期:2009-08-25
    • 文件大小:671744
    • 提供者:digitalamp
  1. Xilinx FPGA 开发入门

  2. 09年最新内部中文资料。 由Xilinx资深工程师编写,深入浅出,特别适合快速入门。 包含基础篇和技巧篇。
  3. 所属分类:硬件开发

    • 发布日期:2009-08-25
    • 文件大小:8388608
    • 提供者:sean09
  1. 经典华为FPGA设计全套

  2. 华为FPGA设计全套,包含verilog基础教程,时序分析教程以及华为面试集锦等,不可错过的好资料
  3. 所属分类:硬件开发

    • 发布日期:2009-08-27
    • 文件大小:7340032
    • 提供者:flash2ant
  1. 学习FPGA的Verilog HDL教程

  2. 学习verilog HDL的教程,适合初学者,介绍了Verilog硬件描述语言的基础知识,包括语言的基本内容和基本结构 ,以及利用该语言在各种层次上对数字系统的建模方法。书中列举了大量实例,帮助读者掌握语言本身和建模方法,对实际数字系统设计也很有帮助。
  3. 所属分类:硬件开发

    • 发布日期:2009-08-27
    • 文件大小:5242880
    • 提供者:gaorui509
  1. Altera FPGA_CPLD设计 基础篇

  2. 本书详细的说明了CPLD与FPGA的内部逻结构及其差别,是我们初学FPGA的首选资资料,我也是好不容易才找到的
  3. 所属分类:硬件开发

    • 发布日期:2009-08-29
    • 文件大小:24117248
    • 提供者:bboyspring
  1. FPGA开发全攻略设计宝典基础篇

  2. FPGA开发全攻略,FPGA开发全攻略设计宝典基础篇,对于刚刚从事FPGA开发的工程师有很大的指导。
  3. 所属分类:硬件开发

    • 发布日期:2009-08-29
    • 文件大小:1048576
    • 提供者:hbhsj
  1. FPGA开发全攻略设计宝典基础篇

  2. FPGA开发全攻略设计宝典基础篇,对于刚刚从事设计工作的工程师有很大的帮助
  3. 所属分类:硬件开发

    • 发布日期:2009-08-29
    • 文件大小:1048576
    • 提供者:hbhsj
  1. FPGA开发全攻略设计宝典基础篇

  2. FPGA开发全攻略设计宝典基础篇,对于刚刚从事开发的工程师有很大帮助
  3. 所属分类:硬件开发

    • 发布日期:2009-08-29
    • 文件大小:1048576
    • 提供者:hbhsj
« 1 2 3 4 5 67 8 9 10 11 ... 50 »