您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Verilog+HDL与数字系统设计简明教程(PPT)

  2. Verilog+HDL与数字系统设计简明教程(PPT) (上次下载的花了10个资源分,现在共享出来)
  3. 所属分类:专业指导

    • 发布日期:2009-06-12
    • 文件大小:8mb
    • 提供者:li6237
  1. 最经典实用的Verilog HDL简明教程

  2. 说它是最经典实用的Verilog HDL简明教程,一点儿也不过分!大师编写的教程,读过之后,受益匪浅,你一定也有同样的感觉!
  3. 所属分类:专业指导

    • 发布日期:2009-10-06
    • 文件大小:458kb
    • 提供者:mingming_dou
  1. 中文版Verilog HDL简明教程

  2. 中文版Verilog HDL简明教程~~~~~~~~~~~~
  3. 所属分类:专业指导

    • 发布日期:2009-11-02
    • 文件大小:324kb
    • 提供者:llljjlj
  1. Verilog+HDL简明教程

  2. Verilog+HDL简明教程Verilog+HDL简明教程Verilog+HDL简明教程Verilog+HDL简明教程Verilog+HDL简明教程Verilog+HDL简明教程Verilog+HDL简明教程Verilog+HDL简明教程
  3. 所属分类:专业指导

    • 发布日期:2009-11-22
    • 文件大小:324kb
    • 提供者:wangyanshang
  1. ABEL-HDL语言简明教程

  2. ABEL-HDL语言简明教程,详细介绍了此语言的使用方法
  3. 所属分类:专业指导

  1. 中文版Verilog HDL简明教程..chm

  2.  Verilog HDL是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的数字系统建模。被建模的数字系统对象的复杂性可以介于简单的门和完整的电子数字系统之间。数字系统能够按层次描述,并可在相同描述中显式地进行时序建模。   Verilog HDL 语言具有下述描述能力:设计的行为特性、设计的数据流特性、设计的结构组成以及包含响应监控和设计验证方面的时延和波形产生机制。所有这些都使用同一种建模语言。此外,Verilog HDL语言提供了编程语言接口,通过该接口可以在模拟、验证期间
  3. 所属分类:嵌入式

    • 发布日期:2010-05-10
    • 文件大小:86kb
    • 提供者:fsy0215
  1. 中文版Verilog HDL简明教程

  2. Verilog HDL是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的数字系统建模。被建模的数字系统对象的复杂性可以介于简单的门和完整的电子数字系统之间。数字系统能够按层次描述,并可在相同描述中显式地进行时序建模......
  3. 所属分类:其它

    • 发布日期:2010-07-15
    • 文件大小:128kb
    • 提供者:AAAA001AAAA
  1. Verilog HDL简明教程

  2. Verilog HDL是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的数字系统建模。被建模的数字系统对象的复杂性可以介于简单的门和完整的电子数字系统之间。数字系统能够按层次描述,并可在相同描述中显式地进行时序建模。
  3. 所属分类:其它

    • 发布日期:2010-10-24
    • 文件大小:106kb
    • 提供者:zhangaidan1111
  1. 中文版Verilog HDL简明教程

  2. 这是一个word文档,描述了verilog硬件描述语言HDL的一些基本原理和知识。
  3. 所属分类:专业指导

    • 发布日期:2010-12-13
    • 文件大小:46kb
    • 提供者:redplum1
  1. 中文版Verilog+HDL+简明教程.chm

  2. 中文版Verilog+HDL+简明教程.chm 中文版Verilog+HDL+简明教程.chm
  3. 所属分类:其它

    • 发布日期:2011-03-26
    • 文件大小:86kb
    • 提供者:xiaochun2012
  1. Verilog HDL简明教程

  2. 该教程简单介绍了verilog hdl的语法及实例,对cpld设计有很大的帮助
  3. 所属分类:系统集成

    • 发布日期:2011-04-07
    • 文件大小:3mb
    • 提供者:zwj214894926
  1. 中文版Verilog HDL简明教程

  2. 中文版Verilog HDL简明教程 让你一上午学会VeriogHDL
  3. 所属分类:硬件开发

    • 发布日期:2008-04-24
    • 文件大小:86kb
    • 提供者:fatalbeat
  1. VHDL & Verilog HDL 简明教程

  2. 我们了解一下什么是硬件描述语言以及数字系统设计中的一些基本概念。在 设计中,FPGA、CPLD 等可编程器件得到了越来越多的应用,其一是因为这些器件可以在其 中实现许多分立元器件实现的功能,这样就缩小了电路板的面积;其二,这些器件的可编程 使得设计可以随时变更,而不需要重新布线制板。当我们的设计验证通过之后,如果需要大 批量生产时候,我们可以把可编程器件中的设计交给半导体厂商进行流片,这样可以大大降 低生产成本,如果设计的芯片有较好的通用性,我们还可以去出售自己设计的芯片了。EDA (Elec
  3. 所属分类:嵌入式

    • 发布日期:2011-08-10
    • 文件大小:270kb
    • 提供者:yiweiguo
  1. ABEL-HDL语言简明教程

  2. ABEL-HDL语言简明教程,很好的资料。
  3. 所属分类:硬件开发

    • 发布日期:2012-10-15
    • 文件大小:394byte
    • 提供者:lansheng22088
  1. 中文版Verilog HDL简明教程

  2. Verilog HDL是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的数字系统建模。被建模的数字系统对象的复杂性可以介于简单的门和完整的电子数字系统之间。数字系统能够按层次描述,并可在相同描述中显式地进行时序建模。
  3. 所属分类:嵌入式

    • 发布日期:2013-02-20
    • 文件大小:132kb
    • 提供者:baiyongchen
  1. Verilog_HDL简明教程.pdf

  2. 中文版 Verilog HDL 简明教程 前言 Verilog HDL 是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的数字 系统建模。被建模的数字系统对象的复杂性可以介于简单的门和完整的电子数字系统之间。数字 系统能够按层次描述,并可在相同描述中显式地进行时序建模。 Verilog HDL 语言具有下述描述能力:设计的行为特性、设计的数据流特性、设计的结构组成 以及包含响应监控和设计验证方面的时延和波形产生机制。所有这些都使用同一种建模语言。此 外,Verilog HDL
  3. 所属分类:嵌入式

    • 发布日期:2015-09-15
    • 文件大小:148kb
    • 提供者:qq_31304675
  1. 中文版Verilog HDL简明教程.chm

  2. Verilog HDL是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的数字系统建模。被建模的数字系统对象的复杂性可以介于简单的门和完整的电子数字系统之间。数字系统能够按层次描述,并可在相同描述中显式地进行时序建模。
  3. 所属分类:其它

    • 发布日期:2007-06-18
    • 文件大小:86kb
    • 提供者:qq1031768836
  1. 中文版Verilog HDL简明教程-1

  2. HDL是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的数字系统建模。被建模的数字系统对象的复杂性可以介于简单的门和完整的电子数字系统之间。数字系统能够按层次描述,并可在相同描述中显式地进行时序建模。
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:73kb
    • 提供者:weixin_38587155
  1. 中文版Verilog HDL简明教程-3

  2. 本章介绍Verilog HDL的基本要素,包括标识符、注释、数值、编译程序指令、系统任务和系统函数。另外,本章还介绍了Verilog硬件描述语言中的两种数据类型。
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:125kb
    • 提供者:weixin_38552536
  1. 中文版Verilog HDL简明教程-4

  2. 本章讲述在Verilog HDL中编写表达式的基础。表达式由操作数和操作符组成。表达式可以在出现数值的任何地方使用。
  3. 所属分类:其它

    • 发布日期:2020-08-05
    • 文件大小:95kb
    • 提供者:weixin_38735570
« 12 »