您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. Verilog HDL 入门教程

  2. 本文主要介绍了Verilog HDL 语言的一些基本知识,目的是使初学者能够迅速掌握HDL 设计方法,初步了解并掌握Verilog HDL语言的基本要素,能够读懂简单的设计代码并能 够进行一些简单设计的Verilog HDL建模。
  3. 所属分类:专业指导

    • 发布日期:2009-05-11
    • 文件大小:287744
    • 提供者:liu639639
  1. Verilog HDL 华为入门教程

  2. 本文主要介绍了Verilog HDL 语言的一些基本知识,目的是使初学者能够迅速掌握HDL设计方法,初步了解并掌握Verilog HDL语言的基本要素,能够读懂简单的设计代码并能够进行一些简单设计的Verilog HDL建模。
  3. 所属分类:专业指导

    • 发布日期:2009-07-09
    • 文件大小:287744
    • 提供者:flyasolo
  1. Verilog HDL入门教程

  2. 本文主要介绍了Verilog HDL 语言的一些基本知识,目的是使初学者能够迅速掌握HDL 设计方法,初步了解并掌握Verilog HDL 语言的基本要素,能够读懂简单的设计代码并能 够进行一些简单设计的Verilog HDL 建模。
  3. 所属分类:硬件开发

    • 发布日期:2009-08-13
    • 文件大小:140288
    • 提供者:softlyf
  1. 从算法设计到硬线逻辑的实现——复杂数字逻辑系统的Verilog HDL设计技术和方法

  2. 从算法设计到硬线逻辑的实现——复杂数字逻辑系统的Verilog HDL设计技术和方法
  3. 所属分类:其它

    • 发布日期:2009-08-28
    • 文件大小:3145728
    • 提供者:fantasyagain
  1. 数字系统设计实例教程【经典资料】PDF 版 part2

  2. 注:适合初学者使用 请把part1、part2一起下载后放到一起再解压 目录 第一章 数字信号处理、计算、程序、算法和硬线逻辑的基本概念 引言 1.1 数字信号处理 1. 2计算(Computing) 1.3 算法和数据结构 1.4 编程语言和程序 1.5 系统结构和硬线逻辑 1.6 设计方法学 1.7 专用硬线逻辑与微处理器的比较 1.8 C语言与硬件描述语言在算法运算电路设计的关系和作用 思考题 第二章 Verilog HDL设计方法概述 …………
  3. 所属分类:其它

    • 发布日期:2009-11-27
    • 文件大小:850944
    • 提供者:tanhaijun2007
  1. 数字系统设计实例教程【经典资料】PDF 版 part1

  2. 注:适合初学者使用 请把part1、part2一起下载后放到一起再解压 目录 第一章 数字信号处理、计算、程序、算法和硬线逻辑的基本概念 引言 1.1 数字信号处理 1. 2计算(Computing) 1.3 算法和数据结构 1.4 编程语言和程序 1.5 系统结构和硬线逻辑 1.6 设计方法学 1.7 专用硬线逻辑与微处理器的比较 1.8 C语言与硬件描述语言在算法运算电路设计的关系和作用 思考题 第二章 Verilog HDL设计方法概述 …………
  3. 所属分类:其它

    • 发布日期:2009-11-27
    • 文件大小:1048576
    • 提供者:tanhaijun2007
  1. Verilog HDL入门教程

  2. Verilog HDL 教程 华为的 本文主要介绍了Verilog HDL 语言的一些基本知识,目的是使初学者能够迅速掌握HDL 设计方法,初步了解并掌握Verilog HDL语言的基本要素,能够读懂简单的设计代码并能 够进行一些简单设计的Verilog HDL建模。
  3. 所属分类:专业指导

    • 发布日期:2010-01-08
    • 文件大小:263168
    • 提供者:zrx171407518
  1. Verilog HDL设计方法概述

  2. 随着电子设计技术的飞速发展,专用集成电路(ASIC)和用户现场可编程门阵列(FPGA)的复杂度越来越高。数字通信、工业自动化控制等领域所用的数字电路及系统其复杂程度也越来越高,特别是需要设计具有实时处理能力的信号处理专用集成电路,并把整个电子系统综合到一个芯片上。设计并验证这样复杂的电路及系统已不再是简单的个人劳动,而需要综合许多专家的经验和知识才能够完成。由于电路制造工艺技术进步非常迅速,电路设计能力赶不上技术的进步。在数字逻辑设计领域,迫切需要一种共同的工业标准来统一对数字逻辑电路及系统的
  3. 所属分类:其它

    • 发布日期:2010-05-28
    • 文件大小:200704
    • 提供者:boytodance
  1. 基于Verilog HDL设计的多功能数字钟

  2. 本文利用Verilog HDL 语言自顶向下的设计方法设计多功能数字钟,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点,并通过Altera QuartusⅡ 4.1 和ModelSim SE 6.0 完成综合、仿真。此程序通过下载到FPGA 芯片后,可应用于实际的数字钟显示中。
  3. 所属分类:嵌入式

    • 发布日期:2011-02-22
    • 文件大小:124928
    • 提供者:zhlyz2003
  1. Verilog HDL设计方法概述.pdf

  2. Verilog HDL设计方法概述.pdf
  3. 所属分类:其它

    • 发布日期:2011-03-31
    • 文件大小:200704
    • 提供者:zwj01129
  1. Verilog HDL设计方法概述

  2. Verilog HDL设计方法概述,很好很强大
  3. 所属分类:其它

    • 发布日期:2011-09-03
    • 文件大小:200704
    • 提供者:cwpeng
  1. Verilog HDL设计方法概述

  2. Verilog HDL设计方法概述,很好地学习资料,你值得一看!
  3. 所属分类:硬件开发

    • 发布日期:2013-06-02
    • 文件大小:200704
    • 提供者:u010882690
  1. 复杂数字逻辑系统的Verilog HDL设计技术和方法\复杂数字逻辑系统的Verilog HDL设计技术和方法.pdf

  2. E:\复杂数字逻辑系统的Verilog HDL设计技术和方法\复杂数字逻辑系统的Verilog HDL设计技术和方法.pdf
  3. 所属分类:专业指导

    • 发布日期:2009-01-19
    • 文件大小:4194304
    • 提供者:kevin702
  1. 多功能数字钟设计方法

  2. 主体功能 用HDL设计一个多功能数字钟,包含以下主要功能: 1.计时及校时,时间可以24小时制或12小时制显示 2.日历:显示年月日星期,及设定设定功能 3.跑表:启动/停止/保持显示/清除 4.闹钟:设定闹钟时间,整点提示
  3. 所属分类:专业指导

    • 发布日期:2009-03-11
    • 文件大小:87040
    • 提供者:cuipinpin
  1. verilog HDL设计进阶练习

  2. 练习一.简单的组合逻辑设计 目的: 掌握基本组合逻辑电路的实现方法。 练习二. 简单时序逻辑电路的设计 目的:掌握基本时序逻辑电路的实现。 练习三. 利用条件语句实现较复杂的时序逻辑电路 目的:掌握条件语句在Verilog HDL中的使用。 练习四. 设计时序逻辑时采用阻塞赋值与非阻塞赋值的区别 目的:1.明确掌握阻塞赋值与非阻塞赋值的概念和区别; 练习五. 用always块实现较复杂的组合逻辑电路 目的: 1.掌握用always实现组合逻辑电路的方法; 练习六. 在Verilog HDL中使
  3. 所属分类:专业指导

    • 发布日期:2009-03-18
    • 文件大小:374784
    • 提供者:langque
  1. Verilog HDL设计方法概述

  2. 从算法设计到硬线逻辑的实现\Verilog HDL设计方法概述
  3. 所属分类:硬件开发

    • 发布日期:2013-08-18
    • 文件大小:241664
    • 提供者:sunyzz
  1. FPGA/EPLD的自上而下设计方法

  2. FPGA/EPLD的自上而下(Top-Down)设计方法:  传统的设计手段是采用原理图输入的方式进行的,如图1所示。通过调用FPGA/EPLD厂商所提供的相应物理元件库,在电路原理图中绘制所设计的系统,然后通过网表转换产生某一特定FPGA/EPLD厂商布局布线器所需网表,通过布局布线,完成设计。原理图绘制完成后可采用门级仿真器进行功能验证。     图1:传统的设计手段与Top-Down设计工具的比较  然而,工程师的最初设计思想不是一开始就考虑采用某一FPGA/EPLD厂商的某一特定型号器件
  3. 所属分类:其它

    • 发布日期:2020-10-19
    • 文件大小:122880
    • 提供者:weixin_38608025
  1. 模拟技术中的数字下变频的一种新型设计方法

  2. 摘要: 阐述了雷达中频正交采样的原理, 研究了使用 System Generator实现数字下变频的一种自顶向下的新型设计方法。在 Simulink中进行了功能仿真验证, 生成了 HDL代码, 并在 X ili nx FPGA中进行了 RTL的时序仿真分析。   数字下变频的硬件设计主要采用专用 DSP芯片或 FPGA 实现。与基于软件处理的 DSP 芯片相比,FPGA的集成度高、逻辑实现能力强、设计灵活性更好。数字下变频采用 FPGA实现逐渐成为一种趋势。   但是, 由于 VHDL、Ve
  3. 所属分类:其它

    • 发布日期:2020-11-04
    • 文件大小:428032
    • 提供者:weixin_38723699
  1. 单片机与DSP中的嵌入式系统设计方法的演化—从单片机到单片系统

  2. 摘要:在介绍嵌入式系统设计方法变化背景的基础上,综述嵌入式系统设计方法的不同层次,从单片 机应用到单片系统设计的演化,并提出了发展战略。     关键词:嵌入式系统 设计 单片系统(SOC) 硬件描述语言(HDL) IP内核 一、嵌入式系统设计方法变化的背景 嵌入式系统设计方法的演化总的来说是因为应用需求的牵引和IT技术的推动。 1.随着微电子技术的不断创新和发展,大规模集成电路的集成度和工艺水平不断提高。硅材料与人类智慧的结合,生产出大批量的低成本、高可靠性和高精度的微电子结构模块,
  3. 所属分类:其它

    • 发布日期:2020-12-13
    • 文件大小:120832
    • 提供者:weixin_38547887
  1. 数字下变频的一种新型设计方法

  2. 摘要: 阐述了雷达中频正交采样的原理, 研究了使用 System Generator实现数字下变频的一种自顶向下的新型设计方法。在 Simulink中进行了功能仿真验证, 生成了 HDL代码, 并在 X ili nx FPGA中进行了 RTL的时序仿真分析。   数字下变频的硬件设计主要采用专用 DSP芯片或 FPGA 实现。与基于软件处理的 DSP 芯片相比,FPGA的集成度高、逻辑实现能力强、设计灵活性更好。数字下变频采用 FPGA实现逐渐成为一种趋势。   但是, 由于 VHDL、Ve
  3. 所属分类:其它

    • 发布日期:2021-01-20
    • 文件大小:659456
    • 提供者:weixin_38626192
« 12 3 4 5 6 7 8 9 10 ... 21 »