Altera公司日前宣布正式发售6.0版Nios II嵌入式处理器和Nios II嵌入式设计套件(EDS)。Nios II EDS提供32位、单精度、IEEE 754兼容浮点支持,含有最近发布的Nios II C语言至硬件加速(C2H)编译器。此外,Altera更新了Nios II嵌入式处理器,提高了设计人员构建多处理器系统的效率。
Altera亚太区营销总监梁乐观说:“Nios II C2H编译器和浮点支持提高了嵌入式软件开发人员的灵活性,帮助他们提高设计性能,突出了Nio
Altera公司今天宣布为Nios II系统开发人员提供新的效能工具Nios:registered: II C语言至硬件加速(C2H)编译器,该工具能够有效的提高嵌入式软件的性能。由于越来越多的嵌入式设计使用了FPGA,因此,Nios II C2H编译器的目的是帮助嵌入式系统开发人员提高效率,实现成功的设计。作为Nios II C2H编译器的一部分,Altera还允许第三方工具供应商使用其系统级基本结构,包括Quartus:registered: II SOPC Builder工具,以促进多种电
Altera Nios II 7.X(其中包括 Nios II 7.0, Nios II 7.1和 即将推出的Nios II 7.2) 系列嵌入式处理器是一个32位通用的RISC软核处理器,也是世界上最通用的嵌入式处理器.使用Nios II 处理器可以 选择最适合您应用的CPU、外设和接口 ;可以进行现场远程更新,保持竞争,满足需求的变化; 不必改动电路板设计,提升性能——针对需要的功能进行加速;可以避免处理器和ASSP过时的风险 ;可以将多种功能在一个芯片中实现,降低了总成本、复杂度和功耗。