点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - IIR结构
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
IIR数字滤波器设计
IIR数字滤波器设计 1.3 IIR数字滤波器的结构与设计 1.3.1 基于冲激响应不变法的IIR数字滤波器设计 1.3.2 基于双线性Z变换法的IIR数字滤波器设计 1.3.3 数字高通、带通及带阻IIR滤波器设计
所属分类:
专业指导
发布日期:2009-05-09
文件大小:233kb
提供者:
olishuai
基于FPGA的高精度浮点IIR滤波器设计
本文详细讨论了利用新版本FPGA 辅助设计软件QuartusII6.0 中提供的浮点运算功能模块实现IIR滤波器的方法,与采用FPGA 的乘法模块的同类设计相比,此滤波器设计结构简单,容易扩展,特别是最终滤波结果与Matlab软件仿真结果比较,精度很高。
所属分类:
硬件开发
发布日期:2009-09-22
文件大小:576kb
提供者:
xy318575767
基于MATLAB下IIR滤波器的设计与仿真
本文首先描述了数字滤波器的基本概念,其包括系统的描述、系统的传递函数、基本结构运算单元;并对数字滤波器在MATLAB环境下如何实现进行了介绍;其次本文重点描述了IIR数字滤波器的设计过程及设计方法,并对IIR滤波器的仿真做了详细的解释。
所属分类:
嵌入式
发布日期:2009-11-01
文件大小:393kb
提供者:
niekaiyuan
基于FPGA的IIR数字
目 录 摘 要 I Abstract II 第1章 绪 论 1 1.1课题的提出 1 1.2课题的意义 1 第2章 IIR数字滤波器简单介绍 3 2.1 IIR数字滤波器基本原理 3 2.2 IIR数字滤波器的基本结构 4 2.3 IIR数字滤波器的设计方法 5 2.4 IIR数字滤波器的实现方案 6 第3章MATLAB设计IIR数字滤波器 7 3.1 MATLAB在数字信号处理中的运用 7 3.2 IIR数字滤波器MATLAB设计 7 3.2.1 MATLAB程序设计 7 3.2.2 波形仿
所属分类:
硬件开发
发布日期:2010-05-24
文件大小:1mb
提供者:
wwwb1112
IIR数字滤波器的设计
有关iir滤波器的设计,包括结构、模拟原型的设计、滤波器模楼变换等等
所属分类:
专业指导
发布日期:2010-06-05
文件大小:1011kb
提供者:
jfyYANYAN
滤波器结构的实现
数字信号处理课程中,滤波器结构实现的matlab仿真,我自己写的一些关于实现IIR滤波器结构和FIR滤波器结构的matlab代码,含有GUI界面,希望对大家有参考作用!
所属分类:
其它
发布日期:2012-07-10
文件大小:46kb
提供者:
asiahost
FPGA数字信号处理(六)直接型IIR滤波器Verilog设计
使用Vivado完成直接型结构IIR滤波器Verilog HDL设计,含testbench与仿真,仿真结果优秀;具体说明可参考本人博客。CSDN博客搜索:FPGADesigner
所属分类:
硬件开发
发布日期:2018-06-11
文件大小:1mb
提供者:
fpgadesigner
FPGA数字信号处理(七)级联型IIR滤波器Verilog设计
使用Vivado完成级联型结构IIR滤波器Verilog HDL设计,含testbench与仿真,仿真结果优秀;具体说明可参考本人博客。CSDN博客搜索:FPGADesigner
所属分类:
硬件开发
发布日期:2018-06-11
文件大小:223kb
提供者:
fpgadesigner
DSP第三次大作业(数字滤波器的基本结构)(北理工)
根据给定的FIR/IIR数字滤波器的系统函数,分别给出两类各不少于两种的典型结构并画出其结构图 根据给定的FIR/IIR数字滤波器的系统函数,分别给出两类各不少于两种的典型结构并画出其结构图
所属分类:
讲义
发布日期:2020-02-25
文件大小:2mb
提供者:
qq_42258207
DSP中的基于DES5402PP的IIR滤波器设计
本文简单介绍了IIR数字滤波器的原理及设计方法,通过分析TMS320C5402的串口工作方式和TLC320AC01的特点,构建了C5402和AC01的连接方法,使系统既可以处理数字信号也可以处理模拟信号。最后在CCS环境和DES5402PP开发板的基础上,给出了系统具体的设计方案,实现了IIR滤波器的功能。 1 IIR滤波器的MATLAB设计 IIR滤波器有以下几个特点: ⑴ IIR数字滤波器的系统函数可以写成封闭函数的形式。 ⑵ IIR数字滤波器采用递归型结构,即结构上
所属分类:
其它
发布日期:2020-10-23
文件大小:244kb
提供者:
weixin_38699613
基于 TMS320C6713的IIR格型自适应滤波器
TMS320C6713是TI公司开发的一款新型浮点DSP芯片,它基于超长指令字结构(VLIW),非常适合于做高强度的数学运算,被认为是TI公司运算能力最强的处理器之一。本文使用合众达公司开发的一款基于TMS320C6713芯片的开发板构建了音频信号处理系统,对音频信号的IIR格型自适应滤波处理算法进行硬件验证。
所属分类:
其它
发布日期:2020-10-22
文件大小:277kb
提供者:
weixin_38592332
单片机与DSP中的IIR滤波器的实现
获得FIR滤波器的传递函数一般都是依靠直觉的经验,特别是使用像MATLAB这样的设计软件。FIR滤波器可以根据其前后关系设计成多种体系结构,其中最重要的结构总结如下: 直接I形式(参阅图1) 直接Ⅱ形式(参阅图2) 一阶或者二阶系统的级联(参阅图3(a)) —阶或者二阶系统的并联实现(参阅图3(b)) 简单级联或者并联设计中典型二阶部分的双四边形实现(参阅图4) 正交形式,也就是一阶或者二阶静态变量系统的级联(参阅图3(a)) 并行正交的,也就是并联的一
所属分类:
其它
发布日期:2020-11-13
文件大小:222kb
提供者:
weixin_38694699
单片机与DSP中的传递函数并联IIR结构
并联IIR结构如图1 所示,其传递函数为 图1 并联结构 其中,Hi(z)为实系数的1阶或2阶子系统。各子系统由状态判决模型si=[A、B、C、D]表示,其中, 并联结构,正如其名称所暗示,包含了Q个并行工作的子滤波器,它们的输出被接到同一个加法器上。即同一输人,可能经过缩放,被同时送入各子滤波器si=[A、B、C、D],再将各滤波器产生的相互独立的输出响应yi[K]组合(相加)得到y[K]。并联系统的状态变量模型可表示为s=[A、b、c、d],其中 各
所属分类:
其它
发布日期:2020-11-15
文件大小:84kb
提供者:
weixin_38581447
单片机与DSP中的直接H型滤波器结构
直接Ⅱ型结构是一种常用的IIR形式,它基于对式(1)的一种特定解读。设N阶IIR的传递函数为H(z),其中, 矩阵A的元素(i,j)为状态xj[k]与xi[k+1]之间的路径增益,bi为输人与xi[k+1]之间的路径增益,ci为xi[k]与输出之间的路径增益,而do为输人-输出直通路径的增益。图1 概括了上述关系。 图1 直接II型滤波器结构 欢迎转载,信息来自维库电子市场网(www.dzsc.com) 来源:ks99
所属分类:
其它
发布日期:2020-11-15
文件大小:113kb
提供者:
weixin_38742647
单片机与DSP中的传递函数滤波器的结构
IIR首先被表达为一个传递函数H(z)。对传递函数H(z)进行因式分解的方式有多种,每种分解都将得到一个不同的结构表达。传递函数H(z)的一个通用表示是如下的有理多项式之比: 当ao=1.0时,传递函数被称为是首一的(monic)。式(14.21)中多项式N(z)的根确定了滤波器的零点位置zi,i∈[1,M]。多项式D(z)的根确定了滤波器的极点位置入i,i∈[1,N]1)。即滤波器的极点和零点满足: 同时其中的零极点还可组合为一系列低阶子滤波器H,(z),于是H(z)又
所属分类:
其它
发布日期:2020-11-15
文件大小:64kb
提供者:
weixin_38727980
单片机与DSP中的滤波器IIR系数舍人灵敏度
要求 一个6阶一类Chebyshev低通IIR的传递函数为 分别用直接II型和级联结构实现该滤波器。两种情况下,滤波器都使用了输人缩放因子K=0.009631 1<2-66.698。如果将K舍人为少于6 bit的数,那么得到的输人缩放因子将为零(即Lrounded=0),这使得输人完全被堵塞。推导数据格式为:[16:8]时,直接II型和级联滤波器中的系数舍人的效果。 解 图1 中给出了用仿真得到的IIR幅频响应和群延时特性。这些响应之间主要的区别来自输人缩放因子的舍人。K
所属分类:
其它
发布日期:2020-11-15
文件大小:98kb
提供者:
weixin_38526208
单片机与DSP中的IIR数字滤波器的FPGA实现(图)
摘 要:本文介绍了一种采用级联结构在FPGA上实现任意阶IIR数字滤波器的方法。此设计扩展性好,便于调节滤波器的性能,可以根据不同的要求在不同规模的FPGA上加以实现。 关键词:IIR数字滤波器;级联结构;FPGA IIR数字滤波器在很多领域中有着广阔的应用。与FIR数字滤波器相比,它可以用较低的阶数获得高选择性,所用存储单元少,经济而效率高,在相同门级规模和相同时钟速度下可以提供更好的带外衰减特性。下面介绍一种在FPGA上实现IIR数字滤波器的方法。 IIR数字滤波
所属分类:
其它
发布日期:2020-12-13
文件大小:79kb
提供者:
weixin_38747906
基于IIR自适应滤波器的结构振动控制算法的分析与实现
基于IIR自适应滤波器的结构振动控制算法的分析与实现
所属分类:
其它
发布日期:2021-03-05
文件大小:29kb
提供者:
weixin_38599545
基于输入平衡实现的一类高效IIR数字滤波器结构
基于输入平衡实现的一类高效IIR数字滤波器结构
所属分类:
其它
发布日期:2021-03-04
文件大小:384kb
提供者:
weixin_38717980
IIR数字滤波器的FPGA实现
摘要:本文介绍了一种采用级联结构在FPGA上实现任意阶IIR数字滤波器的方法。此设计扩展性好,便于调节滤波器的性能,可以根据不同的要求在不同规模的FPGA上加以实现。 关键词:IIR数字滤波器;级联结构;FPGA IIR数字滤波器在很多领域中有着广阔的应用。与FIR数字滤波器相比,它可以用较低的阶数获得高选择性,所用存储单元少,经济而效率高,在相同门级规模和相同时钟速度下可以提供更好的带外衰减特性。下面介绍一种在FPGA上实现IIR数字滤波器的方法。IIR数字滤波器的结构 任意阶的IIR滤
所属分类:
其它
发布日期:2021-02-03
文件大小:112kb
提供者:
weixin_38526780
«
1
2
3
4
5
»