您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 用VHDL语言进行MCS51兼容单片机ip核开发

  2. 用VHDL语言进行MCS51兼容单片机ip核开发,大家可以参考一下啊!!
  3. 所属分类:硬件开发

    • 发布日期:2009-05-11
    • 文件大小:129kb
    • 提供者:fortune158
  1. 基于fpga niosII的IP核开发

  2. 具体的实验步骤,手把手叫你nios IP核开发
  3. 所属分类:iOS

    • 发布日期:2010-07-09
    • 文件大小:63kb
    • 提供者:longlinelong
  1. 使用Xilinx IP核

  2. 讲解如何使用xilinx公司的IP核,FPGA开发会用到的
  3. 所属分类:硬件开发

    • 发布日期:2010-07-14
    • 文件大小:261kb
    • 提供者:u14023
  1. SOPC_ip核开发实例

  2. 此文章给出了在Altera的SOPC条件下开发IP核的详细过程,并给出数码管的IP核开发实例。
  3. 所属分类:iOS

    • 发布日期:2010-07-20
    • 文件大小:413kb
    • 提供者:zhongqiaol
  1. modelsim如何仿真IP核(建立modelsim仿真库完整解析)

  2. modelsim如何仿真IP核(建立modelsim仿真库完整解析) 非常适合做逻辑开发的人员
  3. 所属分类:C

    • 发布日期:2011-03-16
    • 文件大小:374kb
    • 提供者:lzc520xm
  1. Block RAM的IP核开发

  2. Block RAM的IP核开发详细教程,学习IP核开发的入门教程
  3. 所属分类:硬件开发

    • 发布日期:2012-05-17
    • 文件大小:495kb
    • 提供者:ljwx211314
  1. altera三速以太网IP核并编译仿真

  2. altera三速以太网IP核并编译仿真,使用modelsim软件,方便开发使用!
  3. 所属分类:硬件开发

    • 发布日期:2012-10-19
    • 文件大小:813kb
    • 提供者:xg19820123
  1. sopc中很好用的usb_port IP核

  2. sopc中很好用的usb_port IP核,在sopc开发中经过验证,可以USB2.0传输数据用于数据采集,如果大家对USB数据采集有相关问题可以和我探讨.包括USB2.0和USB3.0.
  3. 所属分类:硬件开发

    • 发布日期:2013-07-27
    • 文件大小:13kb
    • 提供者:originator
  1. xilinx IP核的使用教程

  2. xilinx FPGA IP核开发资料 比较详细
  3. 所属分类:嵌入式

    • 发布日期:2013-08-29
    • 文件大小:621kb
    • 提供者:u011879521
  1. 基于FPGA的PCI总线IP核设计.pdf

  2. 基于FPGA的PCI总线IP核设计,学生毕业论文,主要描述PCI的操作比较全面,适合PCI总线开发的初学者参考使用。
  3. 所属分类:硬件开发

    • 发布日期:2013-09-13
    • 文件大小:15mb
    • 提供者:u010222027
  1. Lattice 千兆以太网IP核安装软件

  2. lattice公司提供的一款千兆以太网开发IP核,可以与开发板LatticeECP3 Versa Development Kit 配合开发。 但是由于没有license,目前只能使用Evaluation版本。
  3. 所属分类:嵌入式

    • 发布日期:2014-02-19
    • 文件大小:11mb
    • 提供者:csg029
  1. 基于FPGA的PCI总线IP核设计.pdf

  2. 基于FPGA的PCI总线IP核设计,学生毕业论文,主要描述PCI的操作比较全面,适合PCI总线开发的初学者参考使用。
  3. 所属分类:硬件开发

    • 发布日期:2017-02-17
    • 文件大小:15mb
    • 提供者:shenshenjp
  1. FPGA开发部分IP核例化详解

  2. 常用的存储器IP核(ROM,RAM,FIFO),分频器IP核,加减法IP核,基础的TestBench编写 pll pll_inst( .areset(rst), //低电平复位 .inclk0(clk_in), //输入始终频率 .c0(clk_out), //分频后输出的时钟 .locked(locked)); //areset和locked可以省略不用
  3. 所属分类:硬件开发

    • 发布日期:2017-09-02
    • 文件大小:18kb
    • 提供者:syb_love_jiexin
  1. 基于FPGA的高性能32位浮点FFT+IP核的开发

  2. 基于FPGA的高性能32位浮点FFT+IP核的开发 基于FPGA的高性能32位浮点FFT+IP核的开发
  3. 所属分类:硬件开发

  1. 17通用IP核详解和设计开发

  2. 详细介绍了Xilinx FPGA中常用的一些IP核并附有IP核调用实例,对FPGA设计和开发很有用
  3. 所属分类:专业指导

    • 发布日期:2018-07-03
    • 文件大小:58mb
    • 提供者:jqw17
  1. Xilinx FPGA应用进阶 通用IP核详解和设计开发

  2. Xilinx FPGA应用进阶 通用IP核详解和设计开发Xilinx FPGA应用进阶 通用IP核详解和设计开发
  3. 所属分类:嵌入式

    • 发布日期:2018-01-15
    • 文件大小:58mb
    • 提供者:yeyazi
  1. xilinx FPGA IP核使用说明

  2. xilinx FPGA IP核使用说明,基本IP内核,存储器IP,数学运算IP,数字信号处理IP,纠错码IP,网络应用IP,FPGA属性和设计IP,标准总线IP,调试验证IP
  3. 所属分类:硬件开发

    • 发布日期:2018-09-17
    • 文件大小:11mb
    • 提供者:qq_17373243
  1. ZYNQ_Liunx调用HLS生成IP核_源代码.rar

  2. 在使用PetaLiunx定制的上位机中,通过UIO方式快速调用Vivado HLS生成的IP核。驱动为HLS工具自动生成,大大简化开发难度。实验过程见下文: https://blog.csdn.net/Win321thinks/article/details/106796721
  3. 所属分类:Linux

    • 发布日期:2020-06-16
    • 文件大小:5kb
    • 提供者:Win321thinks
  1. 可复用ENC28J60控制IP核开发与验证

  2. 针对以太网控制器ENC28J60,开发了一款基于Avalon总线的专用控制IP(Intellectual Property)核。设计改变了传统使用SPI控制器加通用I/O口的控制方法,使得对ENC28J60的控制更加简便。IP核经过了充分验证,并在某动态称重数据采集系统应用中工作稳定,运行良好。该设计结构简单,使用方便,为SoPC(System on a Programmable Chip)开发提供了一个高效的以太网接口。
  3. 所属分类:其它

    • 发布日期:2020-06-20
    • 文件大小:778kb
    • 提供者:weixin_38717450
  1. 针对TFT-LCD 触控屏控制器IP 核的设计方法

  2. 可编程片上系统(SOPC)是一种特殊的嵌入式系统,它设计方式灵活,具备软硬件在系统可编程功能。SOPC 在设计上以集成电路IP 核为基础,而自行开发的SOPC IP 核
  3. 所属分类:其它

    • 发布日期:2020-07-10
    • 文件大小:226kb
    • 提供者:weixin_38675232
« 12 3 4 5 6 7 8 9 10 ... 22 »