您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. USB1.1 OTG控制器IP核的设计

  2. 本文重点讨论了设计的整个流程,首先归纳和总结了USB 规范及OTG1.0补充 协议,分析了 USB1.1 OTG 控制器应具有的主要功能。在此基础上,采用自主设计 的体系结构对USB1.1 OTG 控制器进行了系统级设计,采用TOP-DOWN的方式完 成了控制器的模块划分,系统共分为六个一级子模块,每个一级子模块又划分为若 干个二级子模块,比较详细地描述了它们所实现的功能。接下来对控制器进行模块 及系统的RTL 级描述,采用Verilog HDL编写了程序代码。在模块的功能仿真方面, 采用Ve
  3. 所属分类:嵌入式

    • 发布日期:2013-02-28
    • 文件大小:957kb
    • 提供者:kezhibin123
  1. IP核总线介绍 ARM总线ARMA

  2. The AMBA protocol is an open standard, on-chip bus specification that details a stategy for the interconnection and management of functional blocks that makes up a system-on-chip(SoC).It facilitates "right-first-time" development of embedded process
  3. 所属分类:硬件开发

    • 发布日期:2008-09-19
    • 文件大小:172kb
    • 提供者:xiaoforj
  1. Xilinx系列FPGA芯片IP核详解【刘东华】

  2. FPGA作为专用集成电路(ASIC)领域中的一种半定制电路,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点,其应用非常广泛。本书详尽介绍了Xilinx公司FPGA芯片支持的各类IP核,内容涵盖: Xilinx IP核的生成和使用 基本IP核 存储器IP核 数学运算IP核 数字信号处理IP核 纠错码IP核 网络应用IP核 FPGA属性和设计IP核 标准总线IP核 调试验证IP核
  3. 所属分类:嵌入式

    • 发布日期:2018-06-07
    • 文件大小:121mb
    • 提供者:illegalname
  1. 基于FPGA的1553B总线RT终端IP核设计

  2. 随着MIL-STD-1553B总线在航天和军工领域日益广泛应用,对其灵活性、可扩展性,低成本和小型化提出了更加苛刻的要求,传统的专用协议芯片实现方案已经不能完全满足需求.从新需求的角度出发,提出了一种以低成本FPGA为平台的1553B总线RT终端IP核方案,以片内逻辑实现1553B的全部RT终端协议.详细介绍了基于FPGA的1553B总线RT终端IP核硬件总体设计方案,IP核设计方法以及基于FPGA的1553B总线RT终端IP核的特性分析等.应用表明该终端节约了1553B总线的成本、降低功耗,提
  3. 所属分类:其它

    • 发布日期:2020-05-05
    • 文件大小:937kb
    • 提供者:weixin_38693657
  1. 基于IP核的PCI接口FPGA设计实现

  2. 采用IP核的设计方法,将外设组件互连标准(PCI)总线接口与具体功能应用集成在一个FPGA上芯片, 提高了系统的集成度。在对PCI IP核进行概述的基础上,介绍了IP核的设计方法,实现了PCI总线接口,并设计DMA 控制器解决了接口和主机间的数据传输瓶颈问题,最后说明了驱动程序的设计方法。通过在PCI机箱的实验测试,设计在功能和时序上均符合PCI技术规范,而且硬件工作稳定可靠,达到预期目标。
  3. 所属分类:其它

    • 发布日期:2020-07-31
    • 文件大小:98kb
    • 提供者:weixin_38705762
  1. 基于MicroBlaze的AXI总线实时时钟IP核设计

  2. 应用MicroBlaze软核作为CPU的硬件平台,在此平台上设计了基于AXI总线的通用实时时钟IP核。给出了创建IP核的过程和导入IP核的方法。介绍了实时时钟的IP核结构,给出了IP核的结构框图。介绍了实时时钟的原理,给出了实时时钟各个模块的核心代码。
  3. 所属分类:其它

    • 发布日期:2020-07-31
    • 文件大小:88kb
    • 提供者:weixin_38680506
  1. Avalon总线SHT11的自定义IP核的开发

  2. 首先简要介绍了SOPC和Avalon总线,详细阐述了温湿度传感器SHT1自定义IP核的开发流程。该IP核根据其驱动控制器的规范以及时序要求,利用SOPC的Avalon总线,采用嵌套状态机,构建了基于 NiosII嵌入式处理器片上系统。
  3. 所属分类:其它

    • 发布日期:2020-07-25
    • 文件大小:91kb
    • 提供者:weixin_38636655
  1. SPI IP核及其在微投影系统中的应用

  2. 介绍了SPI总线控制器IP核的硬件结构与应用方法,并着重介绍了该IP核在微投影系统中的使用,以完成微显示芯片的初始化。实验表明,该SPI总线接口使用灵活,便于移植,并且稳定可靠。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:329kb
    • 提供者:weixin_38546817
  1. 基于Wishbone总线的UART IP核设计

  2. 介绍了一种基于Wishbone总线的UART IP核的设计方法。该设计采用了自顶向下的模块化划分和有限状态机相结合的方法,由于其应用了标准的Wishbone总线接口,从而使微机系统与串行设备之间的通信更加灵活方便。验证结果表明,这种新的架构设计是有效的。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:163kb
    • 提供者:weixin_38740391
  1. ARINC429总线IP核设计及应用探讨

  2. 摘要: 介绍一种基于EDA技术实现ARINC429总线IP核的设计方法,并给出了在FPGA上的实现结果,以及该IP核在以PCI总线为主机接口的测试系统中的应用。与传统专用芯片相比,该IP核增加了单次或循环发送功能、深度触发主机中断接收,并可实现接收发送通道的多路扩展。经测试及实际应用证明该IP核功能设计高效合理,工作稳定可靠。   ARINC429总线协议是美国航空电子工程委员会(Airlines Engineering Committee)于1977年7月提出的,并于同年同月发表并获得批准使用
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:205kb
    • 提供者:weixin_38724349
  1. 基于Avalon总线的图像解压缩IP核设计

  2. 介绍了基于Avalon总线的静态图像压缩标准JPEG基本模式解码器软IP核的设计和实现。IP核采用流水线和模块化的设计方法,分别设计各个模块完成其独立的功能,然后将这些模块组成一个顶层模块,采用Avalon总线接口,利用SOPC Builder工具将IP核集成到系统中。该IP核极大地提高了解码速度,具有可移植性,可以方便地集成到手机、数码相机等数字产品中。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:378kb
    • 提供者:weixin_38515897
  1. 基于IP核的PCI总线接口设计与实现

  2. 一种在计算机工业测控系统中应用FPGA和软IP核实现PCI总线接口的方法。重点介绍了本地总线读写状态机的设计,3.3V FPGA兼容PCI2.2、5V规范的电气设计及其时序和布线问题,并给出了使用嵌入式逻辑分析仪实际捕获的信号时序。实验证明,该结构的PCI接口测控系统工作稳定可靠。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:106kb
    • 提供者:weixin_38562026
  1. ARINC429总线IP核设计及应用

  2. 介绍一种基于EDA技术实现ARINC429总线IP核的设计方法,并给出了在FPGA上的实现结果,以及该IP核在以PCI总线为主机接口的测试系统中的应用。与传统专用芯片相比,该IP核增加了单次或循环发送功能、深度触发主机中断接收,并可实现接收发送通道的多路扩展。经测试及实际应用证明该IP核功能设计高效合理,工作稳定可靠。
  3. 所属分类:其它

    • 发布日期:2020-10-26
    • 文件大小:24kb
    • 提供者:weixin_38687539
  1. 基于IP核的PSTN短消息终端SoC软硬件协同设计

  2. 介绍在基于微控制器IP核的PSTN短消息终端SoC设计当中,如何合理划分硬件和软件的功能;从对微控制器IP核的配置与扩展、片上外设在SFR总线上的映射、存储空间的划分与映射等三个方面,详细讲述SoC的软硬件协同设计。
  3. 所属分类:其它

    • 发布日期:2020-10-25
    • 文件大小:161kb
    • 提供者:weixin_38656741
  1. FSL总线IP核及其在MicoBlaze系统中的应用

  2. MicroBlaze是基于Xilinx公司新一代FPGA器件的软处理器核。其FSL总线是FIFO单向链路,可以实现用户自定义IP核与MicroBlaze内部通用寄存器的高速直连。本文对MicroBlaze的几种主要总线接口摘要进行比较,详细分析、介绍FSL总线的结构、特点、工作原理和配置方法。
  3. 所属分类:其它

    • 发布日期:2020-10-24
    • 文件大小:499kb
    • 提供者:weixin_38630324
  1. 嵌入式系统/ARM技术中的MCU&USB设备控制器IP核的设计

  2. 摘要:用硬件描述语言verilog HDL设计实现了一种MCU&USB设备控制器IP核。论文首先简要介绍了设计的背景,重点对自主研发的将MCU&USB控制器集成于一个芯片的设计和研究分析。最后给出nc-verilog功能仿真方案以及FPGA验证方案。使用上华0.35um工艺,流片成功,结果表明此IP核完全符合设计要求。   1 引言   在传统的计算机系统上常采用串口(如RS232)和并口连接外围设备,但串口和并口都存在着通信速度 慢,接口独占不利于扩展等无法克服的缺点,而通用串行总线(Un
  3. 所属分类:其它

    • 发布日期:2020-11-09
    • 文件大小:193kb
    • 提供者:weixin_38592405
  1. USB2.0设备控制器IP核的AHB接口技术

  2. 摘要 介绍了USB2.0设备控制器IP核的AHB接口的设计。解决了双时钟域问题;实现了多事务DMA控制,减少了块传输的中断次数;缓存采用乒乓机制,并对外隐蔽了双缓冲区。最后用Verilog完成RTL代码,并通过充分验证,证明接口符合AHB协议,且完成既定所有功能。   引言   通用串行总线USB 2.0接口是目前PC机的主流接口,可提供480 Mb/s(60 MB/s)的高速数据传输,具有即插即用、热插拔、接口体积小巧、节省系统资源、传输可靠、提供电源、良好的兼容性、共享式通信、低成本等优
  3. 所属分类:其它

    • 发布日期:2020-11-07
    • 文件大小:169kb
    • 提供者:weixin_38716590
  1. EDA/PLD中的可复用SPI模块IP核的设计与验证

  2. 摘要:SoC是超大规模集成电路的发展趋势和新世纪集成电路的主流。其复杂性以及快速完成设计、降低成本等要求,决定了系统级芯片的设计必须采用IP(Intellectual Property)复用的方法。本文介绍以可复用IP设计方法,设计串行外设接口SPI(Serial Peripheral Interface)模块IP核的思路,用Verilog语言实现,并经FPGA验证,通过TSMC(台湾集成电路制造公司)的0.25μm工艺生产线流水实现,完成预期功能。 关键词:SoC 可复用IP SPI A
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:115kb
    • 提供者:weixin_38587924
  1. IP核互连策略及规范

  2. 摘要:IP核有关标准及IP核互连规范目前正处于一个发展的关键时期,受到了业界的普遍关注。本文就IP核互连采取的策略进行了分析,对目前几种使用较多的IP核互连规范作了介绍。 关键词:片上系统SoC;片上总线(On-Chip Bus);IP核;互连策略;互连规范1 引 言   随着超深亚微米工艺的发展,IC设计能力与工艺能力极大提高,采用SoC(System on Chip)将微处理器、IP核、存储器及各种接口集成在单一芯片上,已成为目前IC设计及嵌入式系统发展的趋势和主流。为减少设计风险、缩
  3. 所属分类:其它

    • 发布日期:2020-12-10
    • 文件大小:80kb
    • 提供者:weixin_38666753
  1. 基于SOPC技术的异步串行通信IP核的设计与实现

  2. 介绍了SoPC(System on a Programmable Chip)系统的概念和特点,给出了基于PLB总线的异步串行通信(UART)IP核的硬件设计和实现。通过将设计好的UART IP核集成到SoPC系统中加以验证,证明了所设计的UART IP核可以正常工作。该设计方案为其他基于SoPC系统IP核的开发提供了一定的参考。
  3. 所属分类:其它

« 12 3 4 »